青岛科技大学数电第12章 时序逻辑电路1【荐】.pptVIP

  • 15
  • 0
  • 约 104页
  • 2015-07-23 发布于河南
  • 举报

青岛科技大学数电第12章 时序逻辑电路1【荐】.ppt

* 74LS193 具有异步置零和异步预置数功能: 当 RD = 1时,将使所有触发器置成 Q = 0 的状态,而不受计数脉冲控制。 当 LD ’= 0 ( 同时令RD=0 )时,将立即把 D0 ~ D1 的状态置入 FF0~FF3中,与计数脉冲无关。 74LS193是双时钟同步十六进制加/减计数器。 * 原理:电路只用到0000~1001的十个状态 实例器件: 单时钟:74LS190, 74LS168 双时钟:74LS192 ③十进制可逆计数器 同步计数器实例器件型号归纳: 十进制 4位二进制 加法计数器 74LS160 (异步置零) 74LS162 (同步置零) 74LS161 (异步置零) 74LS163 (同步置零) 可逆计数器 74LS190(单时钟) 74LS192(双时钟) 74LS191 (单时钟) 74LS193 (双时钟) * 二、异步计数器 1. 异步二进制计数器 在做“加1”计数时,采取从低位到高位逐位进位的方式工作。 下降沿动作的异步二进制加法计数器 CLK1 = Q0 CLK2 = Q1 T’触发器 原则:每一位从“1”变“0”时,向高位发出进位,使高位翻转。 特点:各个触发器不是同步翻转。 * 1 2 3 4 5 6 7 8 T=1 传输延迟时间 * 在末位-1时,从低位到高位逐位借位方式工作。 下降沿动作的异步二进制减法计数器 原则:每位从“0”变“

文档评论(0)

1亿VIP精品文档

相关文档