- 1、本文档共80页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
1 ispPAC 简 介 可编程模拟器件: 是模拟集成电路,其输入、输出甚至内部状态均随时间连续变化. 是现场可编程的,可由用户编程改变器件的配置。 应用范围: 信号调理(微弱信号放大、有源滤波、增益调节、传感器特性校正). 模拟计算(信号加、减、乘、除、对数、指数、平均值). 工业控制、通信、仪器仪表、人工神经网络等方面得到初步应用。 分类: 按配置方式,可分为两大类:现场可编程模拟阵列FPAA; 在系统可编程模拟电路。 按核心技术,可分为:连续时间、离散时间、 电压模式、电流模式和开关电容等不同类型; 按是否外接RC元件,可分为:单片应用型和非单片应用型两类; 按器件内部是否包括逻辑单元,可分为: 全模拟器件和模数混合器件两类。 目 前 已 推出了三 种 器 件: ispPAC10,ispPAC20 和 ispPAC80。 ispPAC 的 开 发 软 件 为 PAC Designer, 对 计 算 机 的 软、 硬 件 配 置 要 求 如 下: Windows 95,98, NT、16MB RAM、10MB 硬 盘、 Pentium CPU。 PAC Designer软 件 主 要 特 征:*设 计 输 入 方 式: 原 理 图 输 入、文本输 入、 符号输 入、 波形输 入;*模 拟并可 观 测 电 路 的 幅 频 和 相 频 特 性;*支 持 的 器 件:ispPAC10、ispPAC20、spPAC80;*内 含 用 于 低 通 滤 波 器 设 计 的 宏;*能 将 设 计 直 接 下 载。 2 ispPAC 电 路 的 结 构 图6.1A ispPAC10 内 部 结 构 框 图 图6.2 ispPAC10 内 部 电 路 ispPAC10 器 件 的 结 构: 由4个基本单元电路, 模拟布线池, 配置存储器, 参考电压, 自动校正单元 和 ISP接口组成。 器 件 用 5V 单 电 源 供 电。 基本单元电路 :称 PAC 块 (PACblock), 由2个仪用放大器和 1个输出放大器组成, 配以电阻、 电容构成一个真正的 差分输入/ 输 出的基本单元电路。 差分输入/差分输出 : 指每个仪用放大器有2个输入端, 输出放大器的输出也有2个输出端。电路的输入阻抗 为109 ,共模抑制比为69db,增益调整范围-10 至+10。 PAC 块中电 路 的 增 益 和 特 性 都 可 编 程 来 改 变, 器件可配置成1至10000 倍的各种增益。 输 出 放 大 器 中 的 电 容CF 有128 种 值 可 供 选 择。 反馈电阻 RF 可以断开或连通。 器 件 中 的 基 本 单 元 可 以 通 过 模 拟 布 线 池 (Analog Routing Pool) 实 现 互 联, 以 实 现 电 路 的 组 合。 多 路 输 入 控 制 ispPAC20 中有 2个PAC 块, 结 构 与 ispPAC10 相 同。 但 增 加 了 1个多路输入控制端。 通 过 器 件 的 外 部 引 脚 MSEL 来 控 制。MSEL 为0 时,A 连 接 至 IA1; MSEL 为1 时,B 连 接 至 IA1。 极 性 控 制 ispPAC10 中 放 大 器 的 增 益 调 整 范 围 为-10 至+10。 ispPAC20 中 IA1,IA2,IA3, IA4 的 增 益 调 整 范 围 为-10 至-1。 实 际 上, 得 到 正 的 增 益 只 要 把 差 分 输 入 的 极 性 反 向, 即 乘 以-1 就 行 了。 通 过 外 部 引 脚 PC 来 控 制IA4 的 增 益 极 性。PC 引 脚 为1 时,增 益 调 整 范 围 为-10 至-1; PC 引 脚 为 0 时,增 益 调 整 范 围 为+10 至+1。 比 较 器 在ispPAC20 中 有 2个 可 编 程 双 差 分 比 较 器。 当 比 较 器 正 的
文档评论(0)