2014~2015下电子系统实训.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* 电子系统综合设计实训1,2(内容:EDA设计) 信息处理教研中心 雷芳 基本要求 以实际工程应用为核心进行选题。 在硬件和软件两个平台上实现综合设计。 软件平台------ALTERA公司的Quatus II,仿真验证。 硬件平台------EDA实验箱,硬件验证。 --基本题:1人1题(实验指导书上剩下的4个题目); 提高题2-3人一组1题; 按小组进行,自行组队,每组2-3人,每组成员基本题不雷同,提高题分工协作,共同完成设计任务。 总成绩 = 报告成绩30% + 作品检查成绩70% 检查作品成绩适当考虑选题的难度系数。 报告要求 A4纸打印统一封面,交电子档PDF和纸质文档; 内容包括: 设计任务与要求---2分 任务分工--3分 设计思路与设计方案--5分 设计结果(仿真波形及硬件验证)---10分 心得体会-2分 意见建议-3分 源程序-5 最后一周答辩后交老师 答辩要求(普通班) (1)1人讲PPT(5-8分钟)---30分 有充分准备,重点突出,讲解清晰,PPT制作精美,图文规范 (2)1人操作,边讲解(5-10分钟)---30分 讲解清楚,操作熟练,仿真,测试熟练 (3)组员其它1或2人回答问题(2-3分钟)---10分; (4)实训报告---30分 答辩要求(卓越班) (1)1人操作,边讲解(5-10分钟)---50分 讲解清楚,操作熟练,仿真,测试熟练 (2)组员其它1或2人回答问题(2-3分钟)---20分; (3)实训报告---30分 设计题目选择 1、数字电子钟(难度系数*****) 2、数字秒表(****) 3、交通灯控制器(****) 4、智能竞赛抢答器(****) 5、电子密码锁(****) 6、洗衣机控制器(******) 7、数字频率计(***) 8、彩灯控制器(**) 9.拔河游戏机(***) 10.乒乓球比赛游戏机(***) ........... 12. 串行CRC-16校验码产生器设计 内容及要求 串行输入数据进行CRC-16校验。 (1)输入为连续比特流,16bit为单位,有1bit宽msb指示信号; (2)生成多项式G(x)=x^16+x^12+x^5+1; (3)校验数据与码流同步送出; (4)完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、下载验证等。 选题:限2-3人 13. 8b10b编码电路设计 内容及要求 8b10b编码电路,完成编码功能。 (1)编码部分输入并行8bit数据,时钟8M; (2)编码输出10bit,输出时钟10M,已给出; (3)同步电路设计,采用FIFO进行数据的时钟域切换; (5)编码的数据包长度512个时钟(512个8bit),10b编码数据起始位为特殊bit; (6)完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、下载验证等。 选题:限2人 14. HDB3编码电路设计 内容及要求 HDB3编码电路,完成编码功能。 (1)编码部分输入串行NRZ码数据,时钟8k(可自行定义); (2)编码输出HDB3码; (3)同步电路设计; (4)编码数据为PCM码流,具有周期的帧结构; (5)完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、下载验证等。 选题:限3人 15. HDB3解码电路设计 内容及要求 HDB3解码电路,完成解码功能。 (1)输入串行HDB3码数据,时钟8k(可自行定义); (2)解码NRZ码,8bit结构; (3)同步电路设计; (4)解码数据为PCM码流,具有周期的帧结构; (5)完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、下载验证等。 选题:限2人 16. FIR滤波器电路设计 内容及要求 完成有限冲激响应低通数字滤波器设计。 (1)滤波频率20kHz; (2)增益不作要求,抽头系数自行计算; (3)同步电路设计; (4)完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、下载验证等。 选题:限3人 15. 并行CRC-16校验码产生器设计 内容及要求 8bit并行输入数据进行CRC-16校验。 (1)输入为连续数据流,时钟为单位,起始位有1bit宽frm指示信号; (2)生成多项式G(x)=x^16+x^12+x^5+1; (3)校验数据与码流同步送出; (4)完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、布局布线、下载验证等。 选题:限2人 16. 8b10b解码电路设计 内容及要求 8b10b解码电路,完成编解码功能。 (1)码部分输入并行10bit数据,时钟8M; (2)码输出8bit,输出时钟10M

文档评论(0)

hy840215 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档