网站大量收购独家精品文档,联系QQ:2885784924

ad应用控制电路.docVIP

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ad应用控制电路.doc

ad9959应用控制电路 ad9959应用控制电路 AD9959可以实现最多16电平的频率、相位和幅度调制,还可以工作在线性调频、调相或调幅模式。AD9959的应用范围包括相控阵列雷达/卢纳系统、仪表、同步时钟和RF信号源。AD9959的内部结构如图1所示,主要特性如下: ? ??? ? ? ◇有4路带10位DAC的DDS通道,最高取样频率为500 MSPS; ? ? ◇大于65 dB的通道隔离度; ? ? ◇32位频率分辨率; ? ? ◇14位相位失调分辨率; ? ? ◇10位输出幅度可缩放的分辨率; ? ? ◇具有增强数据吞吐量的串行I/O口(SPI); ? ? ◇可软件/硬件控制以降低功耗; ? ? ◇双电源(DDS核1.8 V,串行I/O3.3 V); ? ? ◇内置多器件同步功能; ? ? ◇内置时钟倍频锁相环(4~20倍倍频)。 ? ? 2 AD9959的引脚功能 ? ? AD9959采用56脚LFCSP封装,各引脚的功能定义如下: ? ? SYNC_IN:输入引脚,可同步多片AD9959。使用时应与主AD9959的SYNC_OUT相连; ? ? SYNC_OUT:输出引脚,可同步多片AD9959,使用时应与从AD9959的SYNC_IN相连; ? ? MASTER_RESET:复位输入引脚,高有效; ? ? PWR_DWN_CTL:外部电源掉电控制引脚; ? ? AGND:模拟地; ? ? DVDD:数字电源(1.8 V); ? ? DGND:数字地; ? ? DAC_RSET:输入引脚,可为DAC设置参考电流,使用时应通过一个1.91 kΩ电阻接地; ? ? REF_CLK和REF_CLK:参考时钟或振荡输入端(互补输入),如果使用单端输入方式,则应从REF_CLK引脚连接一个0.1μF的解耦电容到 AVDD或AGND; ? ? CLK_MODE_SEL:振荡器部分控制引脚,接高电平时,电压不要超过1.8 V,接低电平时,振荡器被旁路; ? ? LOOP_FILTER:输入端,使用时应串联一个零电阻和680 pF电容至最近的AVDD脚(Pin28); ? ? I/O_UPDATE:输入引脚,通过该脚的上升沿可把串行口缓存的数据内容送至激活的寄存器中,I/O_UPDATE信号应与SYNC_CLK信号保持同步,并须满足建立时间与保持时间的要求; ? ? CS:片选串口使能信号端,低有效; ? ? DVDD_I/O:3.3 V数字电源; ? ? SYNC_CLK:时钟输出,为内部时钟的1/4,用于同步I/O_UPDATE信号; ? ? SCLK:I/O串行操作时钟输入端,在该端的上升沿写入数据,下降沿读出数据; ? ? SDIO_0:双向引脚,用于串行操作的数据输入和输出; ? ? SDIO_1:3:双向引脚,用于串行操作数据输入输出,也可用于控制DAC输出幅度的斜率; ? ? P0~P3:输入引脚,这四个引脚用于控制调制方式的选择,扫描累加器的开关或者输出幅度的升降斜率。该四个引脚中的任何一个引脚信号的变化都等同于一个I/O_UPDATE信号的上升沿,该端须与SYNC_CLK信号保持同步,并须满足建立时间与保持时间的要求; ? ? CH0_IOUT ~CH3_IOUT, CH0_IOUT ~CH3_IOUT:输出引脚,四个通道的互补输出端,使用时,需接上拉电阻至AVDD。 ? ??? ? ? 3 工作模式组合 ? ? AD9959所具有的的四通道可以使其同时实现多种工作模式的组合。但是,在某些模式下,则需要几个数据引脚来实现特殊功能,这就限制了组合方式。根据AD9959芯片的资源,可同时实现的工作模式组合如下: ? ? (1) 四个通道可以实现单频模式、2电平调制模式和线性扫描模式的任意组合,每个通道均可工作在这三种模式中的一种; ? ? (2) 可以同时有一个或两个通道工作在4电平调制模式,余下的通道工作在单频模式; ? ? (3) 可以有一个通道工作在8电平调制模式,余下的通道工作在单频模式; ? ? (4) 可以有一个通道工作在16电平调制模式,余下的通道工作在单频模式; ? ? (5) 单频模式下,可以控制每个通道的输出幅度斜率; ? ? (6) P2和P3引脚用于控制输出幅度斜率时,任意两个通道可同时工作在2电平调制模式,也可同时工作在线性调频或调相模式; ? ? (7) P3引脚用于控制输出幅度斜率时,可以有一个通道工作在8电平调制模式,余下的通道工作在单频模式; ? ? (8) SDIO_1~SDIO_3引脚用于控制输出幅度斜率时,四个通道可以实现各种2电平调制模式的组合,而未用于2电平调制模式的通道则可工作在单频模式; ? ? (9) SDIO_1~SDIO_3引脚用于控制输出幅度斜率时,可以同

文档评论(0)

000 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档