Verilog期末实验报告—波形发生器.docVIP

  • 53
  • 0
  • 约3.99千字
  • 约 7页
  • 2015-08-08 发布于河南
  • 举报
深 圳 大 学 实 验 报 告 课程名称: Verilog使用及其应用 实验名称: 频率可变的任意波形发生器 学院: 电子科学与技术学院 专业:电子科学与技术 班级: 2 组号: 指导教师: 刘春平 报告人: 陈昊 学号: 2007160162 实验地点 科技楼B115 一、实验目的 应用Verilog进行编写四种波形发生的程序,并结合DE2板与DVCC实验板上的D/A转换器在示波器显示出波形。初步了解Verilog的编程及DE2板的应用,加强对其的实际应用操作能力。 二、实验原理 实验程序分为三部分: 通过计数器实现内置信号分频,并通过外置开关调节频率来控制输出波形的频率。 设定ROM中的数值,将波形数据存储到ROM中。 设定波形选择开关。 总体设计方案及其原理说明: 图 1-1 系统总体设计方案 DDS是一种把数字信号通过数/模转换器转换成模拟信号的合成技术。它由相位累加器、相幅转换函数表、D/A转换器以及内部时序控制产生器等电路组成。 参考频率f_clk为整个合成器的工作频率,输入的频率字保存在频率寄存器中,经N位相位累加器,累加一次,相位步进增加,经过内部ROM波

文档评论(0)

1亿VIP精品文档

相关文档