- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
四位二进.制加法器电工电子课程设计.doc
长 安 大 学
电 子 技 术 课 程 设 计
4位二进制加法器
专 业 车辆工程
班 级
姓 名 韩塽
指导教师 顾樱华
日 期 2011、6、26
目录
一、技术要求·············································2
二、摘要·················································2
三、总体设计方案的论证及选择·····························2
1、加法器的选取·····································2
2、译码器的选取·····································2
3、数码管的选取·····································3
四.设计方案的原理框图,总体电路图,接线图及说明···········3
1、总体原理图·······································3
2、总体接线图·······································4
五.单元电路设计,主要元器件选择与电路参数计算·············4
1、逻辑开关·········································4
2、加法器设计·······································5
3、译码器设计·······································7
4、数码管设计·······································9
六、收获与体会···········································10
七、参考文献·············································11
八、附件(元器件清单)····································12
评语·····················································13
一.技术要求
1.四位二进制加数与被加数输入
2.二位数码管显示
二.摘要
该设计主要包括两个部分:一是用加法器实现四位二进制加数与被加数的输入,二是将相加产生的二进制和数用二位数码管显示,在此设计中加法器是重点,数码显示是难点。数码显示采用计数器,译码器七段译码显示管来实现。加法器分为半加器和全加器,半加器只能实现两个一位二进制数的相加,其只考虑两个加数本身的求和而不考虑低位来的进数位。目前使用最广泛的二进制加法器是二进制并行加法器。
三.总体设计方案的论证及选择
1.加法器的选取
二进制并行加法器是一种能并行产生两个n位二进制算术和的组合逻辑电路。按其进位方式的不同,可分为串行进位二进制并行加法器和超前进位二进制并行加法器两种类型。所以根据加法器的工作速度选取超前进位加法器。这里供选取的超前进位加法器有74LS283,CT74LS283,SN74LS283,DM74LS283,HD74LS283,M74LS283 可供选择。由于我们是非电专业,对电子器件的选取要求不高,为使设计简单起见所以选74LS283加法器。
2.译码器的选取
译码器是一种具有“翻译”功能的逻辑电路,这种电路能将输入二进制代码的各种状态,按照其原意翻译成对应的输出信号。译码器是组合逻辑电路的一个重要的器件,按段数分为七段数码管和八段数码管,八段数码管比七段数码管多一个发光二极管单元(多一个小数点显示);按能显示多少个“8”可分为1位、2位、4位等等数码管;按发光二极管单元连接方式分为
2.加法器设计
74LS283的逻辑说明:设有两组数据输入端A3,A2,A1,A0,B3,B2,B1,B0和进位信号输入端C0,求和信号,进位信号分别由S4,S3,S2,S1及C1输出。图中输入端A3,A2,A1,A0分别接一个逻辑开关,输入端B3,B2,B1,B0分别接另4个逻辑开关,C0接一个逻辑开关。
74LS283是由超前进位电路构成的快速进位的4 位全加器电路,可实现两个四位二进制的全加。其集成芯片引脚图如上图所示。加进位输入C0 和进位输出C1主要用来扩大加法器字长,作为组间行波进位之用。由于它采用超前进位方式,所以进位传送速度快。
74LS283引脚图
A3 A2 A1 A0 B3 B2 B1 B0 C1 S4 S3 S2 S1 0 0 0 0
文档评论(0)