网站大量收购独家精品文档,联系QQ:2885784924

基于DMA的DSP-Cache优化.pdf

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于DMA的DSP-Cache优化.pdf

第3l卷第2期 电气电子教学学报 VoL31 NO.2 2009年4月 OFEEE Apr.2009 JOURNAL 基于DMA的DSP—Cache优化 郭 强,张斌 (东南大学信息科学与工程学院,江苏南京210096) 摘要:数字信号处理器大都采用两级高速缓存结构,为高复杂度算法的实现提供了有力的保证。由于一般片上内存空间不大,对于通信和图 像系统较大的数据,需要将数据存在片外,从而导致处理效率很低。本文以TI 储器存取DMA(DireetMemoryAccess)设计了一种双缓冲区结构,以减少片内、外存储器之间数据交换的时间,并针对高斯滤波函数加以实 现。测试表明这种方法能使硬仿真时所用的CPU周期效与软仿真时相同。 关键词:TIC6000;Cache优化;DMA 中图分类号:TN911 文献标识码:A DSP-Cache basedonDMA Optimization GUO Bin Qiang,ZHANG (NationalMobileCommunicationsResearch 210096,China) Laboratory.Na可ing hasatwo-levelcachestructurestorealize Abstract:Digitalsignalprocessorgenerally algo- it with data.Sothe rithms hassmall the efficiently.Butusually on-chipmemory,comparedlargeimage communicationand datahavetobestoredoutofthe leadsto image chip,whichpoorprocessingefficiency. This tooktheTIC6000asan basedonthecachestructureofthis a paper example,and double frameworkSOastoreducethetimefor databetweenthe and buffering exchanging on-chipOUt—chip this was to filter theGaussianfunction memory.Thenproposedoptimizationstrategyappliedimplement that soft can andtestitsoverall showsthe via simulationreachthe performance.Ex

文档评论(0)

文档精品 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:6203200221000001

1亿VIP精品文档

相关文档