- 1、本文档共10页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ELJYⅡ_计算机组成原理第二套_实验十,计算机组成原理实验,计算机组成原理实验箱,计算机组成原理实验室,计算机组成原理实验五,组成原理实验,计算机组成原理,计算机组成原理pdf,计算机硬件及组成原理,计算机组成原理视频
实验十、具有简单中断处理功能的模型机实验
一、实验目的:
1. 了解微程序控制器是如何控制模型机运行的,掌握整机动态工作过程;
2. 掌握中断响应、中断处理的流程及实现方法;
3. 定义若干条机器指令,编写相应微程序并具体上机调试。
二、实验设备:
EL-JY-II型计算机组成原理实验系统一套,排线若干。
三、模型机结构:
图10-1 模型机结构图
图中运算器ALU由U7—U10四片74LS181构成,暂存器1由U3、U4两片74LS273构成,暂存器2由U5、U6两片74LS273构成。微控器部分控存由U13—U15三片2816构成。除此之外,CPU的其它部分都由EP1K10集成(其原理见系统介绍部分)。
存储器部分由两片6116构成16位存储器,地址总线只有低八位有效,因而其存储空间为00H—FFH。
输出设备由底板上的四个LED数码管及其译码、驱动电路构成,当D-G和W/R均为低电平时将数据总线的数据送入数码管显示。在开关方式下,输入设备由16位电平开关及两个三态缓冲芯片74LS244构成,当DIJ-G为低电平时将16位开关状态送上数据总线。在键盘方式或联机方式下,数据可由键盘或上位机输入,然后由监控程序直接送上数据总线,因而外加的数据输入电路可以不用。
中断源可由底板脉冲源和时序电路中的单脉冲提供。每按一次单脉冲产生一次中断请求。中断请求由CPU板上的“LARI”引入微控器。
注:本系统的数据总线为16位,指令、地址和程序计数器均为8位。当数据总线上的数据打入指令寄存器、地址寄存器和程序计数器时,只有低8位有效。
四、工作原理
本实验在实验八的基础上,增加三条指令:
开中断指令:
助记符 指令格式
STI 关中断指令:
助记符 指令格式
CLI
中断返回指令:
助记符 指令格式
IRET 中断处理的过程如下:系统内部设有一个“中断允许”标志位,CLI指令使它复位,STI指令使它置位。另设一个“中断请求”标志位,只有当“中断允许”为置位态时检测到外部中断脉冲,才将“中断请求”置位,否则“中断请求”为复位状态。在某些指令执行完正常操作返回之前,进入中断请求测试,如“中断请求”为复位状态则正常返回。如“中断请求”为置位状态,则将下一条程序的地址压入堆栈,同时将固定的中断服务程序首地址送入程序计数器,在下一个CPU周期进入中断服务程序的执行。
当中断服务程序执行到“IRET”指令时,进行中断返回测试,将堆栈中地址弹出送入程序计数器,在下一个CPU周期进入中断前程序的执行。以上这些操作均由EP1K10实现,有兴趣的读者可查看随机工程文件total_1.gdf。
与前面实验一样,系统设计的微指令字长共24位,其控制位顺序如下:
24 23 22 21 20 19 18 17 16 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 S3 S2 S1 S0 M Cn WE 1A 1B F1 F2 F3 uA5 uA4 uA3 uA2 uA1 uA0 F1、F2、F3三个字段的编码方案如表10-2:
F1字段 F2字段 F3字段 15 14 13 选择 12 11 10 选择 9 8 7 选择 0 0 0 LDRi 0 0 0 RAG 0 0 0 P1 0 0 1 LOAD 0 0 1 ALU-G 0 0 1 AR 0 1 0 LDR2 0 1 0 RCG 0 1 0 P3 0 1 1 自定义 0 1 1 自定义 0 1 1 P5 1 0 0 LDR1 1 0 0 RBG 1 0 0 P2 1 0 1 LAR 1 0 1 PC-G 1 0 1 LPC 1 1 0 LDIR 1 1 0 299-G 1 1 0 P 4 1 1 1 无操作 1 1 1 无操作 1 1 1 无操作 表10-2
注:此处定义P5为中断请求测试,P3为中断返回测试。
系统涉及到的微程序流程见图10-2(图中各方框内为微指令所执行的操作,方框外的标号为该条微指令所处的八进制微地址)。控制操作为P4测试,它以CA1、CA2作为测试条件,出现了写机器指令、读机器指令和运行机器指令3路分支,占用3个固定微地址单元。(注:CA1、CA2由控制总线的E4、E5给出。键盘操作
文档评论(0)