QuartusII原理图输入设计方法步骤.docVIP

  1. 1、本文档共17页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
QuartusII原理图输入设计方法步骤,原理图绘制步骤,电路原理图的设计步骤,quartusii,quartusii官网,quartusii13.0破解,quartusii下载,quartusii安装教程,quartusii破解,quartusii13.0

QuartusII原理图输入设计方法步骤 1. 电路原理图编辑输入 (1)新建一个文件夹。如:E:\My_QuartusII\My_FirstSch (2)打开原理图编辑窗。 开始(程序(Altera(Quartus II 7.0(Quartus II 7.0(32-Bit)(File(New(在Device Design Files页中选:Block Diagram/Schematic File(OK。即可在此原理图编辑窗中输入所需的原理图了。 (3)输入原理图。例如:二选一多路选择器 用鼠标双击原理图编辑窗中任一空白点,弹出器件输入对话框。在Name框内输入所需元器件的名称,如AND2、OR2、NOT、74138、INPUT、OUTPUT、VCC、GND等。 (4)文件存盘。 File(Save As 找到已经建立的文件夹路径E:\My_QuartusII\My_FirstSch,存盘文件名为mux21.bdf,点“保存”后弹出对话框“Do you want to create a new project for this file?”,点“是”后弹出“New project wizard:Introduction”窗口,点“Next”可直接进入创建工程流程,若点击“取消”则可按以下步骤进入创建工程流程。一般直接点“Next”直接进入创建工程流程。 2.创建工程 为工程指定目标器件、综合器、用户库、EDA工具等。 (1)打开建立新工程管理窗。 File(New Project Wizard…(弹出工程设置对话框后,选择如下图所示: (2)将设计文件加入工程中。 点击上图下方的“Next”,将与工程相关的文件(如:mux21.bdf)加入此工程。 (3)选择目标芯片。 点击上图下方的“Next”,显示选择目标芯片对话框。 (4)工具设置。 点击上图下方的“Next”,进入工具设置对话框。都做默认选择。 (5)结束设置。 3. 编译前设置 (1)选择目标芯片。 主菜单中的Assignments(Settings选择目标芯片EPM7128SLC84-15(此芯片已在建立工程时选定了)。 (2)选择配置器件的工作方式。 点击上图中的“Device Pin Options”按钮,进入“Device Pin Options”选择窗, 按默认选择即可。 (3)选择配置器件和编程方式 对Cyclone器件需要进行的设置。 (4)选择目标器件闲置引脚的状态(推荐选择为输入为三态) (5)双功能引脚选择(对Cyclone II系列器件而言) 4. 全程编译 主菜单(Processing(Start Compilation启动全程编译。 全程编译包括以下处理过程:排错、数据网表文件提取、逻辑综合、适配、装配文件(仿真文件与编程配置文件)生成,以及基于目标器件硬件性能的工程时序分析等。 编译过程中要及时注意工程管理窗下方的Processing栏中的编译信息。双击出错条文,修改错误,再次编译,直至排除所有错误。一般情况下先排除最上面的一条错误,进行一次编译,因为多数情况下,一条错误会导致多条错误信息报告。 其中Fitter文件夹中的Pin-Out文件给出了所有EMP7128SLC84-15芯片的84个引脚的分配情况。Fitter文件夹中的Resource Section文件夹中的Input Pins和Output Pins给出了所有的输入引脚和输出引脚。 5. 逻辑功能测试 (1)打开波形编辑器。 File(New(选择Other Files(选择Vector Waveform File(OK (2)设置仿真时间区域。 主菜单(Edit(End Time(作如下设置(OK 仿真时间区间为:0~50us (3)波形文件存盘。 File(Save as 将以默认文件名mux21.vwf存入E:\My_Quartus II\My_FirstSch目录下。 (4)将工程mux21的端口信号名加入波形编辑器中。 View(Utility Windows(Node Finder 单击List按钮: 用鼠标将重要的端口名a、b、s、y分别拖到波形编辑窗,结束后关闭Node Finder窗口。 设定Grid Size:Edit(Grid Size 作如下设定,由于这个电路是一个逻辑电路,可以将Grid Size设的大一些,因为EMP7128SLC84-15的门延迟为15

文档评论(0)

xingkongwd + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档