- 1、本文档共37页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字逻辑电路第七章,数字逻辑电路,数字逻辑电路基础,数字逻辑电路pdf,数字逻辑电路考试题,数字逻辑电路设计,数字逻辑电路视频,数字逻辑电路课后答案,数字逻辑电路教学视频,数字逻辑电路图
7.1 PLD 概述7.1.1 PLD 的电路结构及分类7.1.2 PLD 的编程工艺及描述的逻辑规则和符号7.1.3 PLD 的设计过程及主要优点7.2 只读存储器7.2.1 ROM 的内部结构7.2.2 用ROM 实现组合逻辑设计7.2.3 常用的LSI ROM器件7.3 可编程逻辑阵列7.4 可编程阵列逻辑7.4.1 组合PAL器件7.4.2 时序PAL器件 7.1? PLD (Programmable Logic Device)概述 专用集成电路ASIC:采用LSI和VLSI工艺制造的数字逻辑器件。 PLD:是ASIC的一个重要分支。 7.1? PLD (Programmable Logic Device)概述 PLD器件的发展历史: 7.1? PLD (Programmable Logic Device)概述 7.1.1 PLD的电路结构及分类 7.1? PLD (Programmable Logic Device)概述 PLD 的电路结构 7.1? PLD (Programmable Logic Device)概述 PLD 的电路结构 7.1.2 PLD 的编程工艺及描述的逻辑规则和符号 一、PLD 的编程工艺 1.掩膜可编程PLD:mask PLD 2.现场可编程PLD:PPLD (可编程PLD) EPPLD (可擦除可编程PLD) EEPPLD (电可擦除可编程PLD) … ⑵ PLD 编程点的连结方法 ⑶ 与门的表示 ⑸ 与门的缺省状态 当一个输入缓冲器的互补输出同时接到某一个单独乘积项 时,该乘积项的输出总为0。如图中D: D = A?A ? B ? B = 0 这种状态称为与门的缺省状态。可用乘积项E的速记符号 表示。 7.1.3 PLD 的设计过程及主要优点 一、 PLD的设计过程 7.2 只读存储器 Read Only Memory 只读存储器按内部结构可分为: 7.2.1 ROM 的内部结构 举例:实现逻辑函数 ROM存储器 1. 用ROM实现4 × 4乘法器 32K ×8 EPROM组成框图 7.2.2 用ROM实现组合逻辑设计例1 将 4 位二进制数转换为 Gray 码。 例1 将 4 位二进制数转换为 Gray 码。 7.3 可编程逻辑阵列 (PLA) Programmable Logic Array 特点:与、或阵列都可编程 例 具有6个与项的4×3PLA的电路。 例 具有6个与项的4×3PLA的电路。 例 用PLA 实现4 位二进制数转换为 Gray 码。 7.4 可编程阵列逻辑 (PAL) Programmable Array Logic 特点:固定的或阵列和可编程的与阵列 7.4.1 组合 PAL 器件 7.4.1 组合 PAL 器件 7.4.1 组合 PAL 器件 7.4.1 组合 PAL 器件 7.4.2 时序 PAL 器件 时序 PAL 器件的部分输出连到D触发器的数据输入端D(输出寄存器),寄存器受统一的时钟脉冲信号控制。 3. 寄存器输出结构,如图所示: 7.4.2 时序 PAL 器件 时序 PAL 器件分为两大系列:R系列和X系列。 7.4.2 时序 PAL 器件 4. 异或寄存器输出结构,如图所示: 7.5 通用逻辑阵列概述(GAL) Generic Array Logic 一、工艺上的改进 7.5 通用逻辑阵列概述(GAL) Generic Array Logic 二、结构上的的改进 时序PAL 的基本结构框图 X 0 ~X(n-1) O0 ~O(l -1) s l k P0 ~P(k-1) IO 输出 寄存器输出 O0 ~O(l -1) IO0 ~IO(s-1) l l OE s 输入 n 输出 寄存 器组 CLK 或阵列 (固定) 与阵列 (可编程) Ol Ii CLK D C Q Q EN R系列,与或阵列,如器件PAL16R6 (参见书P308图7.23) 具有三态输出功能 8个纯输入引脚 I1~I8 2个IO引脚(反馈)提供的输入引脚 IO1~ IO8 6个寄存器输出(或阵列)O2~O7 时钟CLK 输出使能OE X系列,与R系列不同,为异或运算,如器件PAL16X6 (参见书
您可能关注的文档
最近下载
- 公司章程英文版 Company Articles of Association.doc VIP
- 英文版公司章程ARTICLES OF ASSOCIATION OF.docx VIP
- 从《倾城之恋》的白流苏透析张爱玲小说中的女性形象.docx
- 档案搬迁服务 投标方案.doc
- 日本 东要介--透析液纯净化.cn.pdf VIP
- mpr300电机保护器使用使用说明书.doc
- 2025年乡村振兴战略下县域经济产业链优化研究报告.docx VIP
- 胜利仪器VICTOR 240.240S.270.270S双通道系列示波器用户手册.pdf VIP
- 智能浇灌系统的策划书3篇.pdf VIP
- 新HSK3级词汇最新分析和总结.pdf VIP
文档评论(0)