乘法器电路的设计.pptVIP

  • 65
  • 0
  • 约4.12千字
  • 约 35页
  • 2015-09-13 发布于广东
  • 举报
乘法器电路的设计,模拟乘法器电路设计,乘法器电路,ad835乘法器电路,模拟乘法器电路,ad834乘法器电路,乘法器电路图,ad835乘法器电路图,模拟乘法器电路符号,ad834乘法器应用电路

* 9.2 乘法器设计 应用 数字信号处理和数字通信 地位 影响系统的运行速度 实现 并行乘法器 移位相加乘法器 查找表乘法器 加法树乘法器 9.2.1 并行乘法器 结构 用乘法运算符描述 由EDA软件综合 优点 运算速度快 缺点 耗用资源多 【例9.4】8位并行乘法器 module mult( outcome, a, b); parameter size = 8; input[size:1] a, b; // 源操作数 output[2*size:1] outcome; // 乘积 assign outcome = a*b; // 相乘 endmodule 8位并行乘法器RTL图 9.2.2 移位相加乘法器 结构 移位寄存器 加法器 优点 耗用资源少 【例9.16】8位二进制数的乘法 module mult_for( outcome, a, b ); parameter size = 8; input[size:1] a, b; output[2*size:1] outcome; reg[2*size:1] outcome; integer i; always @( a or b ) begin

文档评论(0)

1亿VIP精品文档

相关文档