- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
中断逻辑和定时器,外部中断和定时器中断,定时器中断和串口中断,定时器和中断,定时器中断,stm32定时器中断,stm32定时器中断程序,单片机定时器中断,arduino定时器中断,msp430定时器中断程序
ADSP SHARC系列处理器链路口 ADSP的链路口主要是用来实现DSP和DSP,DSP和外设进行无缝连接用的,也可以用在DSP复位时进行引导系统,用来引导DSP时通常使用的是链路口4(共有6个链路口)。所有链路口可以同时工作,在DSP与DSP之间进行点对点的双向数据并行传输。 由于链路口通讯协议比较简单,并且具有较高的数据传输率,因此是多处理器间一种有效的通讯方式。 链路口具有以下特性: (1)所有链路口可以同时或者独立地进行操作; (2)链路口间传递的数据可以打包成32位或48位,处理器核可以访问链路口,链路口也可以与片内存储器间进行DMA传输; (3)外部主机也可以直接读或者写链路口; (4)每个链路口有双缓冲的发送或接收寄存器; (5)链路传输有可编程的时钟和确认信号,而且每个链路口都有专门的DMA通道支持; (6)为DSP间提供高速、点对点的数据传输,用链路口传输,多处理器间连接可以组成1~3维处理器网路。 主机接口 ADSP SHARC系列处理器提供了丰富的控制信号,只需很少的硬件和软件开销,就可以实现处理器与标准的8位(ADSP.21065L支持)、16位或32位处理器的总线相连,并以同步或异步方式传输数据(ADSP210651L只支持异步传输)。 而且主机可以使用不同的时钟频率。异步传输的最高传输速率可达处理器输入时钟频率。 主机接口 利用主机接口,可以实现以下功能: 1.可以控制处理器和处理器的外部总线,访问任何处理器资源; 2.可以读写处理器的IOP寄存器,以及EPBx FIFO缓冲区,完成对处理器操作模式的配置,以及建立DMA传输等; 3.利用外部口DMA通道,可以实现主机与处理器之间的程序与数据传输; 4.可以将主机的8位、16位或32位主机数据打包成32位或48位内部数据; 5.使用处理器内部消息和向量中断能确保主机命令的有效执行; 6.能控制与监控处理器的操作; 7.在多处理器系统中,主机对主从处理器都可以访问。 同步串行通讯 所谓同步串行通讯,指的就是每一个数据位的发送是严格和一个时钟脉冲同步,每个时钟脉冲(TCLKx)发一位数据.这就要求每一个串行口都有自己的发送和接收时钟引脚(TCLKx和RCLKx),我们通过对TDIVx,RDIVx两个寄存器的设置来配置内部串行时钟频率。 此外我们也可以用一个帧同步信号来标识一个字或一个字块的开始,发送和接收帧同步信号用TFS和RFS表示,同样内部帧同步频率也是通过对TDIVx和RDIVx两个寄存器的设置来配置的。 串行口A律、u律压扩 所谓数据压扩就是利用对数编码、解码算法对数据位进行最小化处理。 A律压扩:是将13位线性码压缩成8位。 u律压扩:是将14位线性码压缩成8位。 在标准模式下数据格式: ISA总线插槽和地址译码 计算机总线是计算机系统内各个模块之间进行信息传输的重要通道,通常将计算机总线分为系统总线、外部总线和内部总线。 I/O总线-外部总线。 局部总线是外部总线和内部总线的合称。 ISA总线-是外部总线即I/O总线。 用ISA总线作DSP与计算机之间的接口 在递阶控制系统的设计中,由于DSP系统经常需要和计算机进行数据交换,在这种情况下,大多数都是通过总线方式实现的。因此DSP系统的总线接口设计也是DSP应用系统设计的重要组成部分。 由于上述的原因,本节将详细介绍ISA总线 ISA总线插槽和接口卡外观图 ISA总线的引脚定义表 ISA总线的引脚定义表续 ISA总线的引脚定义表续 ISA总线的引脚定义表续 ISA总线的引脚定义表续 ISA总线插槽信号说明1 SA19~SA0(I/O) 系统地址总线(Address Bus),用来寻址系统内部存储器和I/O设备的地址,这20条地址线可寻址1M存储器空间,这些信号被“BALE”信号锁存,当“BALE”为高电位时,SA19~SA0被启动,放在系统总线上,且在“BALE”从高电位下降到0的下降沿,这些信号被锁定。当这些信号与LA23~LA20相配合时,则可寻址16M存储器空间。 ISA总线插槽信号说明2 LA23~LA17(I/O) 未锁定地址信号线,它们配合SA19~SA0用来寻址16M存储器空间。当这些信号经BALE信号锁定时才有效,所以并非整个扩充槽周期都可以使用,当这些信号由80X86和8237产生时为输出状态,当这些信号由接口卡上的微处理机产生时为输入状态。 ISA总线插槽信号说明3 BALE(O) 缓冲地址锁存使能信号,此信号在高电平时动作,用来锁存地址信号用,它可供I/O通道作为一个有效的微处理器或DMA地址指示器。在PC AT机中此信号经过缓冲器以增加驱动能力,当BALE在下降沿时,微处理器的地
文档评论(0)