全差分运算放大器设计.docVIP

  • 77
  • 0
  • 约7.96千字
  • 约 17页
  • 2015-09-24 发布于安徽
  • 举报
全差分运算放大器设计 岳生生(200403020126) 设计指标 以上华0.6um CMOS 工艺设计一个全差分运算放大器,设计指标如下: 直流增益 : 80dB 单位增益带宽 : 50MHz 负载电容 : =5pF 相位裕量 : 60度 增益裕量 : 12dB 差分压摆率 : 200V/us 共模电压 : 2.5V (VDD=5V) 差分输入摆幅 : ±4V 运放结构选择 运算放大器的结构重要有三种:(a)简单两级运放,two-stage。如图2所示;(b)折叠共源共栅,folded-cascode。如图3所示;(c)共源共栅,telescopic。如图1的前级所示。本次设计的运算放大器的设计指标要求差分输出幅度为±4V,即输出端的所有NMOS管的之和小于0.5V,输出端的所有PMOS管的之和也必须小于0.5V。对于单级的折叠共源共栅和直接共源共栅两种结构,都比较难达到该要求,因此我们采用两级运算放大器结构。另外,简单的两级运放的直流增益比较小,因此我们采用共源共栅的输入级结构。考虑到折叠共源共栅输入级结构的功耗比较大,故我们选择直接共源共栅的输入级,最后选择如图1所示的运放结构。两级运算放大器设计必须保证运放的稳定性,我们用Miller补偿或Cascode补偿技术来进行零极点补偿。 性能指标分析 差分直流增益 (Adm80db) 该运算放大器存在两级:(1)、Cascode级增大直流增益(M1-M8);(2)、共源放大器(M9-M12) 第一级增益 第二级增益 整个运算放大器的增益: 差分压摆率 (200V/us) 转换速率(slew rate)是大信号输入时,电流输出的最大驱动能力。 定义转换速率SR: 1)、输入级: 单位增益带宽,可以得到 所以 其中 因此提高两级运算放大器转换速率的可以尽可能增大管子M1的有效电压。 2)、输出级: 该运算放大器的转换速率 静态功耗:该运放没有功耗指标,这里我们以15mW为例简单分析。 运放的静态功耗 静态功耗确定了整个电路的静态电流最大值: 我们将该电流分配到电路的不同地方。例如,100ua给偏置电路,2900ua归两级放大电路。 相位裕度 60度,单位增益带宽40MHz 假设运放只有两个极点P1、P2。(实际上,会有更多的极点,同时还会在右半平面或者左半平面的零点)。 由于密勒补偿电容Cc的存在, P1和P2将会分开很远。假设,这样在单位增益带宽频率处第一极点引入-90度相移,整个相位裕度是60度。所以第二极点在单位增益带宽频率处的相移为-30度。 另外,主极点, 开环增益 为得到高的单位增益带宽,应该使非主极点最大化。 共模负反馈:CMFB 对于全差分运放,为了稳定输出共模电压,应加入共模负反馈电路。在设计输出平衡的全差分运算放大器的时候,必须考虑到以下几点: 共模负反馈的开环直流增益要求足够大,最好能够于差分开环直流增益相当; 共模负反馈的单位增益带宽也要求足够大,最好接近差分单位增益带宽; 为了确保共模负反馈的稳定,一般情况下要求进行共模回路补偿; 共模信号监测器要求具有很好的线性特性; 共模负反馈与差模信号无关,即使差模信号通路是关断的。 该运算放大采用连续时间方式(Continuous-Time Approach)来实现共模负反馈功能。如图4所示。 该结构共用了共模放大器和差模放大器的输入级中电流镜及输出负载。这样,一方面降低了功耗;另一方面保证共模放大器与差模放大器在交流特性上保持一致。因为共模放大器的输出级与差模放大器的输出级可以完全共用,电容补偿电路也一样。只要差模放大器频率特性是稳定的,则共模负反馈也是稳定的。这种共模负反馈电路使得全差分运算放大器可以像单端输出的运算放大器一样设计,而不用考虑共模负反馈电路对全差分放大器的影响。 电压偏置电路:宽摆幅电流源(如图5所示) 在共源共栅输入级中需要三个电压偏置,为了使得输入级的动态范围大一些,图中的宽摆幅电流源来产生所需要的三个偏置电压。根据宽摆幅电流源的设计要求,必须满足: Miller补偿电阻 电阻Rc可以单独用来控制零点的位置,主要有以下几种方法: 将零点搬移到无穷远处,消除零点,Rc必须等于。 把零点从右半平面移动到左半平面,并且落在第二极点上。这样,

文档评论(0)

1亿VIP精品文档

相关文档