实验十五、数字石英钟的设计 《电子技术基础实验(模拟、数字)》课件.ppt

实验十五、数字石英钟的设计 《电子技术基础实验(模拟、数字)》课件.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电子技术实验 四川大学 电气信息学院 电工电子基础教学实验中心 实验十五、数字石英钟的设计 设计要求:振荡器频率为100HZ; 每秒误差小于±0.01秒; 要求该电路具有时、分、 秒的独立校正功能。 设计框图: 一.振荡器 由555时基电路多谐振荡器构成 ;其震荡频率为100HZ。频率计算公式如下: 其中: R2=30KΩ(橙黑黑红 棕) R1用10K Ω电位器和1K Ω(棕黑黑棕 棕) 电阻串联 C=224=0. 22uF 二.分频器 分频器由CD4518双十计数器构成。100HZ的计数CP脉冲经10×10分频后,计数器输出端获得秒脉冲信号。 CD4518管脚图 CD4518引脚功能(管脚功能)如下: 1CP、2CP:时钟输入端;1CR、2CR:清零端(高电平清零) 1EN、2EN:计数允许控制端(高电平有效) 1Qa~1Qd、2Qa~2Qd:计数器输出端(Qd是高位) Vdd:正电源;Vss:地 CD4518 100Hz 0.01S “0” 1S 秒脉冲 0.1S 1En 2En 2 10 2CP 9 1CP 1 7 15 1Cr 2Cr 1Qd 6 2Qd 14 用CD4518计数器构成 10×10分频器 “1” 8、9为“1” 三、时、分、秒计数器 由74LS192计数器构成的24进制时计数器及60进制分、秒计数器。输入计数CP脉冲为秒脉冲。 注意:74LS192的减法记数端CPD、置数端LD、进位输出端CO以及清零端Cr的正确使用。 四、译码显示电路 由译码器和数码显示器构成时、分、秒显示。 五、控制电路 要求时、分、秒具有独立 校正功能。 实验内容 1、 按要求设计好电路图,在实验箱上完成实际电路,认真调试电路(用示波器测试秒脉冲) ,使实际电路的各项功能指标达到设计要求。 2、 用示波器同时观察并测量555震荡波100Hz、 十分频、 一百分频(秒脉冲)波形的频率、周期。 实验报告要求 1、设计的目的及要求 2、所用器件及电路图 2、测试数据及波形;包括100Hz(1CP) 10Hz(2CP)、 1Hz(秒脉冲)波形的频率、周期 3、实验心得体会及对实验的意见、建议。

您可能关注的文档

文档评论(0)

autohhh + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档