《LED阵列数字显示屏设计》.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一、课程设计目的 在日常生活中,我们会经常用到LED数码显示管组成的电子器件,用以显示我们想要的数据。因此制作一个驱动LED数码显示的电路是很有实际意义的。在解决实际问题的同时,我们遇到了更多没有遇见的知识点问题。因此,通过本次课程设计加深了我们对课本知识的理解,也增强了我们解决问题的能力,同时增强了我们的动手能力,以及培养了我们的集体合作意识,为以后我们工作中的实际动手操作打下基础。 二、课程设计正文 2.1 总体论述 本次设计题目:LED阵列的数字显示屏设计 技术要求: ① 系统电路的设计:正确设计单片机控制电路及外围驱动电路,在一块8×8共阴极LED阵列上显示数字。 ② 显示方式:LED阵列显示屏能正常显示数字并能进行0~9数字的循环显示。 2.2 方案选型 2.2.1 总体方案 图(1) 图(2)AT89C51单片机控制电路图 1.AT89C51的主要特征: 与MCS-51兼容 数据保留时间:10年 全静态工作:0Hz~24Hz 三级程序存储器锁定 一个8位微处理器CPU 4KB内部程序存储器,最大可扩充至64KB 8个128Bytes内部数据存储器,最大可扩充至64KB 32根可编程I/O口线 片内振荡器和时钟电路 低功耗的闲置和掉电模式 具有逻辑代数运算功能 2个16位的定时/计数器:T0、T1 5个中断源:INT0、INT1、T0/T1、RXD/TXD,可编程为两个优先级 1个全双工UART串行口,可多级通信 2. AT89C5的引脚功能 Vss(20脚):接地端; VCC(40脚):芯片电源,接+5V; 注:用万用表测试单片机引脚电流一般为0V或者5V,这是标准的TTL电平,但是有时候在单片机程序正在工作时,测试结果并不是这个值,而是介于0V-5V之间。其实这只是万用表反映美那么快而已,在一瞬间单片机引脚电流还是保持在0V或者5V的。 XTAL1(19脚):接外部晶体震荡电路反相的输入端,在片内它是震荡电路反相放大器的输入端。在采用外部时钟时,对于HMOS单片机,该端引脚必须接地;对于CHMOS单片机,此引脚作为驱动端。 XTAL2(18脚):接外部晶体的端。在片内它是一个振荡电路反相放大器的输出端,振荡电路的频率是晶体振荡频率。若需采用外部时钟电路,对于HMOS单片机,该引脚输入外部时钟脉冲;对于CHMOS单片机,此引脚应悬浮。RST(9脚): 单片机刚接上电源时,其内部各寄存器处于随机状态,在该脚输入24个时钟周期宽度以上的高电平将使单片机复位(RESET)PSEN(29脚): 在访问片外程序存储器时,此端输出负脉冲作为存储器读选通信号。CPU在向片外存储器取指令期间,PSEN信号在12个时钟周期中两次生效。不过,在访问片外数据存储器时,这两次有效PSEN信号不出现。PSEN端同样可驱动8个LSTTL负载。我们根据PSEN、ALE和XTAL2输出端是否有信号输出,可以判别80C51是否在工作。 ALE/PROG(30脚):在访问片外程序存储器时,此端输出负脉冲作为存储器读选通信号。CPU在向片外存储器取指令期间,PSEN信号在12个时钟周期中两次生效。不过,在访问片外数据存储器时,这两次有效PSEN信号不出现。PSEN端同样可驱动8个LSTTL负载。我们根据PSEN、ALE和XTAL2输出端是否有信号输出,可以判别80C51是否在工作。 当CPU访问片外存储器时,用于锁存P0口低8位地址(因为P0口作为地址/数据复用口,P0口上的信息究竟是地址还是数据完全由ALE定义)。 当单片机上电正常工作后,此端周期性地以时钟振荡频率的1/6的固定频率向外输出正脉冲信号。所以,ALE信号可用作对外输出时钟或定时信号。 检查单片机芯片的好坏,可用示波器查看ALE端是否有脉冲信号输出。 ALE端的负载能力为8个LS型TTL。 ⑵ PROG功能:片内有EPROM的芯片,在EPROM编程期间,此引脚输入编程脉冲 EA/VPP(31脚): 当EA端输入高电平时,CPU从片内程序存储器地址0000H单元开始执行程序。当地址超出4KB时,将自动执行片外程序存储器的程序。当EA输入低电平时,CPU访问片外程序存储器。在对87C51EPROM编程时,此引脚用于施加编程电压VPP。 输入/输出引脚: (1)P0.0-P0.7 (39脚-32脚) 一个8位的准双向I/O口。在访问片外存储器时,它分时作为8位地址线和8位双向数据线;不作总线使用时,可作普通I/O口;其每位的负载能力为8个LSTTL。 (2)P1.0-P1.7 (1脚-8脚) 一个带内部上拉电阻的8位准双向I/O口。其每位的负载能力为4个LSTTL。 (3)P2.0-P2.7 (21脚-28脚) 一个带内部上拉电阻的8位准双向I/O口。其每位的负载能

文档评论(0)

ghfa + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档