机械毕业设计868基于AT89C51的锁相频率合成器的设计论文.docVIP

  • 46
  • 0
  • 约3.13万字
  • 约 44页
  • 2016-09-22 发布于辽宁
  • 举报

机械毕业设计868基于AT89C51的锁相频率合成器的设计论文.doc

机械毕业设计论文

第一章 绪论 1.1 锁相环路 锁相环路(PLL)是一个能够跟踪输入信号相位的闭环自动控制系统,它在无线电技术的各个领域得到了很广泛的应用。锁相环路有其独特的优良性能,它具有载波跟踪特性,作为一个窄带跟踪滤波器,可提取淹没在噪声之中的信号;用高稳定的参考振荡器锁定,可作提供一系列频率高稳定的频率源;可进行高精度的相位与频率测量等等。它具有调制跟踪特性,可制成高性能的调制器和解调器。它具有低门限特性,可大大改善模拟信号和数字信号的解调质量。70年代以来,随着集成电路技术的发展,逐渐出现了集成的环路部件、通用单片集成锁相环路以及多种专用集成锁相环路,锁相环路逐渐变成了一个成本低、使用简便的多功能组件,这就为锁相技术在更广泛的领域应用提供了条件。 锁相环是一个相位误差控制系统。它比较输入信号和振荡器输出信号之间的相位差,从而产生误差控制信号来调整振荡器的频率,以达到与输入信号同频同相。所谓全数字锁相环路(DPLL)就是环路部件全部数字化,采用数字鉴相器(DPD)、数字环路滤波器(DLF)、数控振荡器(DCO)构成的锁相环路 1.4 频率合成的方法 实现频率合成的方法很多,总的可分为相干合成和非相干合成两大类。非相干合成就是利用多个

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档