超大规模集成电串扰问题的研究.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
超大规模集成电串扰问题的研究

北京I|『|j电人学硕:I:论文 超大规模集成电路串扰问题的研究 摘要 随着工艺尺寸的不断下降以及工作频率要求的显著提高,专用集成 的完整性。随着IC的高速化、高集成化、高密度化和高性能化,芯片内 互连线之间的串扰已经成为影响芯片性能的重要因素之一。 在本文中,首先对集成电路信号完整性问题中主要存在的串扰问题 进行了原理分析,这包括产生串扰的原因,串扰的影响、分类以及对串 扰的模型进行建模和估算;然后对VLSI物理设计中避免串扰的相关流程 和算法进行研究和分析,探讨了对可能导致串扰的流程的改进方法:接 着对目前各种布线器算法进行了仔细的分析和研究,并提出一种基于排 序的通道布线避免串扰算法;下面以一个宽带无线局域网(WLAN)通信 SoC芯片的后端设计为例,对时序驱动物理设计的主要流程和优化方法等 作了较为详尽的分析和研究,其中着重对芯片的串扰噪声进行了优化和 修复,讨论了串扰分析过程中的主要问题及应对策略,最后还应用相关 的EDA工具对串扰问题进行仿真、分析和优化,并对各种工具中的算法 进行了比较和说明,提出了一种更为合理的EDA算法相结合的方法,收 到了良好的效果。 关键词:超大规模集成电路串扰布局布线静态时序分析毛刺噪声 北京邮电大学硕士论文 RESEARCH ONCROSSTALKPROBLEMSINVLSI ABSTRACT When featuredimensiondecreasesand of process increases.oneofthe for dramatically chip challengesapplicationspecific on teams is integratedcircuit(ASIC)andsystem chip(SoC)designtoday theIC’s ensuringsignalintegrity(SI).Withhigherspeed,higher and hasbecomeone integration,hi曲erdensityhigher performance,crosstalk ofthemost whichcaninfluencethe factors IC。S important performance. dissertationdiscussesthecrosstalk whichconstitutes Firstly,the problem themainSI inIC andthenmakesatheoreticalon problemsdesign analysis thecrosstalk whichinclude calculations problems

文档评论(0)

qiaochen171117 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档