第2章VHDL基本语法课程.pptVIP

  1. 1、本文档共21页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
義守大學電機系陳慶瀚 第2章 VHDL基本語法 義守大學電機工程學系 陳慶瀚 pierre@mail.isu.edu.tw 1. VHDL語言 1.1 VHDL的發展 1.2 VHDL的優點 1.3 使用VHDL 1.4 VHDL的基本架構 1.5 第一個VHDL範例 1.6 Entity:描述 I/O port 的規格 1.7 Entity的特性 1.8 Architecture:描述內部電路 1.9 Architecture的特性 1.10 Concurrent v.s. Sequential 2. 初階VHDL語法 2.1 Identifier 2.2 Entity Declaration 2.3 Architecture Declaration 2.4 Data Object 2.5 Number 2.6 VHDL的STD_LOGIC訊號型態 2.7 VHDL的邏輯運算子 結論 * * - 1980年代初:VHSIC(Very High Speed Integrated Circuit)的計劃以gate level的方式描述電路。 - 1982年:VHSIC硬體描述語言(VHSIC Hardware Description Language),簡稱VHDL。 - 1987年: VHDL成為IEEE標準(IEEE 1076) 。 - 1988年:美國國防部規定所有官方的ASIC設計均要以VHDL為其硬體描述語言,自此之後VHDL也漸漸成為業界間流通的一種標準。 - 1994 : IEEE發表新版 VHDL Standard 1164 - 1996 :結合電路合成的程式標準規格,發表IEEE 1164.3 -現在:VHDL已經成為「電子設計自動化」(EDA)工程的共通語言; -未來:透過VHDL ,設計電子工業的「矽智產」(Silicon IP)。? entity 晶片名稱 is? port(宣告輸入和輸出接腳); end 晶片名稱 ;?? architecture 架構名稱 of 晶片名稱 is Begin ... VHDL 共時(concurrent)指令 ....? end 架構名稱 ; INPUT OUTPUT --inverter gate library IEEE; use IEEE.STD_LOGIC_1164.all; ? entity inver_vhdl is port ( input: in STD_LOGIC; output: out STD_LOGIC ); end inver_vhdl; architecture a of inver_vhdl is begin output = not input; end a; 註解說明 Use宣告區標準定義宣告庫 單體宣告區: input定義為輸入位元; output定義為輸出位元。 架構宣告區: 描述inver_vhdl電路的動作是將input經過反相後傳送到output。 語法: ENTITY entity_name IS PORT ( … ); END entity_name ; Example: D Flip-Flop ENTITY dff IS PORT(D :IN STD_LOGIC; CK :IN STD_LOGIC; CLR:IN STD_LOGIC; Q :OUT STD_LOGIC; Qb :OUT STD_LOGIC); END dff; 一個 Entity 可存在多個Architecture 語法: ARCHITECTURE a_name OF e_name IS -- signals,variables declaration BEGIN -- statements END a_name ; 範例: ARCHITECTURE behavior OF dff IS BEGIN BEGING IF(CLR = ‘1’) THEN Q = ‘0’; ELSE CK’EVENT AND CK=‘1’ THEN Q = D; ENDIF; END behavior; Concurrent Each statement execute at the same time ( logic circuits ) Sequential Statements execute in series ( programming languages as C, FORTAN ) Statement A = B;

您可能关注的文档

文档评论(0)

hushuidhd + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档