网站大量收购独家精品文档,联系QQ:2885784924

高速PCB信号反射串扰仿真分析.pdf

  1. 1、本文档共75页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
fIllllI l ll llr l l l llll IIf 摘要 随着电子技术的发展,数字系统正向高速化与小型化方向发展。高速化与小 型化使PCB上的互连线和叠层设计对系统的电气性能影响越来越突出,信号上升 时间的加快与电路集成度的不断提高导致PCB上出现反射、串扰、轨道塌陷及电 磁干扰等信号完整性问题,从而造成信号失真、时序混乱、系统误触发及数据错 误等严重后果。信号完整性问题已成为高速数字系统设计是否成功的关键问题之 一。鉴于反射与串扰是信号完整性两大主要因素,本论文研究以双通道信号采集 系统硬件设计为背景,主要工作包括: 1)分析了高速PCB设计中信号的反射与串扰形成原因、影响反射与串扰的因 素、减小反射过冲的端接策略、抑制串扰噪声的方法及串扰的矩阵描述等,为双 通道信号采集系统PCB设计提供理论依据。 2)用建模和仿真的方式对不同的端接策略进行了分析,接收端的过冲幅值仿 由仿真结果可以看到不同的端接策略对反射过冲有不同程度的抑制。 3)在双通道信号采集系统设计中,通过对数据线网络D2进行串扰仿真分析, 可以看出减小耦合长度、增大线间距、减小走线到平面层的距离和净化攻击网络 都可以对串扰噪声进行有效抑制。经过分析,设计中采用增大线间距的方法来抑 制受害网络对其产生的串扰噪声。 4)基于高速电路设计流程对双通道信号采集系统PCB进行设计。通过对 络接收端的过冲幅值为3.31V;通过对数据线网络D2与其两个攻击网络D1、D3 均小于设置的过冲阈值和串扰噪声阈值,满足高速电路设计要求。 关键词:高速PCB反射串扰IBIS模型 Abstract Withthe ofelectronic is development technology,thedigitalsystem being tothedirectionof andminiaturization.Theinterconnects developed hi曲speed and onthePCBhave on electrical stackupdesign increasinglyprominent impactsystem’S isinducedthe and rise performance.The by highspeed impact timeofthe andtheconstant of circuit leadtothe improvement signAl di西tal integrity of interferenceand reflection,crosstalk,rail problems collapse,electromagneticsignal errorof whichtheserious distortion,out-of-order integrity,by signal anderrordatawill hasbecomeoneofth

您可能关注的文档

文档评论(0)

chqs52 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档