电路与电子技术应用基础 作者 谭维瑜 7.8.pptVIP

电路与电子技术应用基础 作者 谭维瑜 7.8.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* 在线教务辅导网: 教材其余课件及动画素材请查阅在线教务辅导网 QQ:349134187 或者直接输入下面地址: * 7.8. 复合逻辑门电路 7.8.4 异或门 表7-15 异或逻辑真值表 在图7-13中,下面与门输出是,上面与门输出是, 经或门最后输出,得其逻辑表达式,十 是异或运算符号。表7-15是异或逻辑真值表。由表7-15可见, 若输入变量中,取1的变量个数为偶数时, 输出为0;若输入变 量中,取1的变量个数为奇数时,输出为1。即“相同出0,相异 出1”相异作或运算,故名异或逻辑。 7.8.4-2 7.8 复合逻辑门电路 7.8.4异或门 异或门的逻辑结构及逻辑符号如图7-13所示。 图7.13异或非门逻辑结构及逻辑符号 可见“异或”(XOR)逻辑是由“与”逻辑、“或”逻辑和“非” 逻辑复合组成的。在两个输入端中,,各取一个原变量和另一个反变 量(相异),相与后再相或的运算。它是一个双端输入单端输出的电路。 7.8.4-1 7.8复合逻辑门电路 7.8.3 与或非门 表7-14是与或非门真值表。其逻辑功能是:当输入端中,若任何 一个与门输入为全1,与或非门的输出即为0;只有各个与门输入中都 至少有一个0时, 与或非门的输出才为1。“一个与门全1, 出0;各个 与门有0, 出1”。 表7-14 与或非门真值表 7.8.3-2 7.8 复合逻辑门电路 7.8.3与或非门 它由多个与门和一个或门, 再和一个非门联接而成。即先将 各个与门的输出, 作为或门的输入,或门的输出作为非门的输入, 再由非门输出。由图 7-12的与或非门,可得其逻辑表达式是: 。 图7-12 与或非门逻辑结构及逻辑符号 7.8.3-1 7.8 复合逻辑门电路 7.8.2 或非门 图7-11是或非门逻辑结构及逻辑符号。表7-13是或非门真值表。 “有1出0,全0出1”。 或非门逻辑结构及逻辑符号 表7-13或非门真值表 7.8.2-2 7.8复合逻辑门电路 7.8.2 或非门 图7-10 或非门电路 或门和非门的组合成为或非门。图7-10是或非门电路, AB是或门的两个输入端,也是或非门的输入端;Y是或门输出端也是非门的输入端;F 7.8.2-1 7.8 复合逻辑门电路 7.8.1与非门 与非门的逻辑功能是先“与”再“非”。其逻辑表达式: 。图7-9是与非门逻辑结构及逻辑符号。 表7-12是与非门真值表。“有0出1, 全1出0”。 表7-12 与非门真值表 7.8.1-2 7.8 复合逻辑门电路 教学要求 7.8.1与非门 掌握复合逻辑门的分析方法: 7.8.2或非门 将前一级的输出作为后一级的输入, 7.8.3 与或非门 逐级向最后一级推进, 得到总的输出, 从而得出复合逻辑门的逻辑关系。 7.8 7.8 复合逻辑门电路 将几个基本逻辑门电路适当的组合,就成为复合逻辑门电路。 7.8.1与非门 与门和非门的组合, 成为与非门。图7-8是与非门电路, AB是与门的两个输入端,也是与非门的输入端;Y是与门的输出端也是非门的输入端;F是与非门的输出端。 图7-8 与非门电路 图7-9 与非门逻辑结构及逻辑符号 7.8.1-1

文档评论(0)

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档