- 1、本文档共18页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第八章常见EDA设计中的工程问题 第8章 常见EDA设计中的工程问题 在EDA设计中将会有许多实际工程问题需要考虑, 主要有: 触发器的建立时间和保持时间; 局部组合逻辑竞争和冒险; EDA设计中的同步电路、时钟问题; 面积与速度之间的关系; 低功耗设计原则; 数字系统设计中的可编程器件的选择方案等。 1 建立时间和保持时间 1)建立时间(setup time)是指在触发器的时钟信号上升沿到来以前,数据稳定不变的时间,如果建立时间不够,数据将不能在这个时钟上升沿被打入触发器。 2)保持时间(hold time)是指在触发器的时钟信号上升沿到来以后,数据稳定不变的时间, 如果保持时间不够,数据同样不能被打入触发器。? 2 竞争和冒险 ( 1)毛刺的产生: 由于CPLD内部通过连线和逻辑单元时,都有一定的延时;信号的高低电平转换也需要一定的过渡时间。故 在信号变化的瞬间,往往会出现一些不正确的尖峰信号,这些尖峰信号称为“毛刺”。如果一个组合逻辑电路中有“毛刺”出现,就说明该电路存在“冒险”,就有可能出现错误的逻辑运算结果。 ( 2) 毛刺消除: 消除毛刺信号是FPGA设计中的一个重要问题。毛刺问题在电路连线上是找不出原因的,只能从逻辑设计上采取措施加以解决。 消除毛刺的一般方法有以下几种: 1)利用冗余项消除毛刺; 2)采样法 在输出信号的保持时间内,用一定宽度的高电平脉冲与输出信号做逻辑“与”运算,由此获取输出信号的电平值。如下图: 3)滤波法 增加输出滤波,在输出端接上小电容C可以滤除毛刺。 3 EDA设计中的同步电路 所谓同步电路,是指时序电路共享同一个时钟CLK,所有操作都是在严格的时钟控制下完成的。而所有的状态变化都发生在时钟的上升沿(或下降沿)。 一般利用同步电路来产生清除和置位信号。在用硬件描述语言的设计中可以用如下的方式来描述: 同步清零源程序代码如下: process begin wait until clk’event and clk=1; if rst=1 then count=(others=0); else count=count+1; end if; end process; 4 时钟问题 在设计PLD时通常采用几种时钟类型。时钟可分为如下四种类型:全局时钟、门控时钟、多级逻辑时钟。 PLD/FPGA都具有专门的全局时钟引脚,它直接连到器件中的每一个寄存器。这种全局时钟提供器件中最短的时钟到输出的延时。 PLD/FPGA都具有专门的全局时钟引脚,它直接连到器件中的每一个寄存器。这种全局时钟提供器件中最短的时钟到输出的延时。 应尽量在设计项目中采用全局时钟。 5 面积与速度之间的关系 “面积”指的是一个设计消耗CPLD/FPGA 的逻辑资源的数量。 “速度”指设计在芯片上稳定运行,所能够达到的最高频率,由设计的时序状况决定。 面积(area)和速度(speed)这两个指标贯穿着CPLD/FPGA设计的始终,是设计质量的评价的终极标准。 设计目标:在满足设计时序要求(包含对设计频率的要求)的前提下,占用最小的芯片面积;或者在所规定的面积下,使设计时序频率更高。 6 低功耗设计原则 1) 可编程芯片的功耗包括静态功耗和动态功耗两部分。 静态功耗:主要是可编程芯片在非激活状态下由漏电流引起的。 动态功耗:主要是由于可编程芯片在激活状态下由芯片内部节点或输入、输出引脚上的电平转换引起的。 2)可编程器件的功耗主要由以下因素决定: 芯片的供电电压、器件的结构、资源的利用率(互连线、逻辑单元和I/O单元使用的数量)、时钟频率、信号翻转速率、输出引脚的数量以及输出驱动负载的大小等。 6 低功耗设计原则 3)集成设计中功耗优化基本可以概括为两种思路: 一种是降低电源电压。 另一种是利用数字集成电路常用的低功耗设计原理,在电路设计过程中,通过减小节点的电平转换次数和节点的负载电容之积,即减少节点的有效转换电容来达到减小功耗的目的。 例如: 在行为级设计上选择合适的算法(优化
您可能关注的文档
- C语言程序设计 罗朝盛 第6章 函数新.ppt
- C语言程序设计 罗朝盛 第7章 编译预处理新.ppt
- C语言程序设计 罗朝盛 第8章 结构体、共用体与枚举类型新.ppt
- C语言程序设计 罗朝盛 第9章 文件操作新.ppt
- C语言程序设计 唐云廷 第0章 C语言概述新.ppt
- C语言程序设计 唐云廷 第1章 程序的概念与算法(09_09_NIT_L)新.ppt
- C语言程序设计 唐云廷 第2章 C语言程序的基本构成(09_09_NIT_L)新.ppt
- C语言程序设计 唐云廷 第3章 输入输出程序设计(09_09_NIT_L)新.ppt
- C语言程序设计 唐云廷 第4章 while循环程序设计(09_09_NIT_L)新.ppt
- C语言程序设计 唐云廷 第5章 for循环程序设计(09_09_NIT_L)新.ppt
最近下载
- 消防工程质量监理质量评估报告.docx VIP
- JTT 1516-2024 公路工程脚手架与支架施工安全技术规程.docx VIP
- 咨询服务流程与方法.docx VIP
- 乳制品的生产企业应急预案终稿.pdf
- 北师大版七年级数学下学期期中易错精选50题(解析版)2022-2023学年七年级数学下册重难点专题提优训练(北师大版).docx VIP
- 2023-2024年暨南大学352口腔综合考研真题.pdf VIP
- 110千伏及以下配电网规划技术指导原则(2024年).doc VIP
- 药品常用知识(共18张PPT).pptx VIP
- 医疗质量管理课件.pptx VIP
- 管理学原理配套教材电子课件(完整版).pptx
文档评论(0)