单片机原理及应用 张兰红 第5章 并行口及应用新.pptVIP

  • 64
  • 0
  • 约 39页
  • 2015-12-14 发布于广东
  • 举报

单片机原理及应用 张兰红 第5章 并行口及应用新.ppt

内 容 5.1 80C51系列单片机内部并行口的结构 说明: 1、当CPU发出的控制信号为0时,P0口做双向I/O口,为漏极开路(三态) 2、当CPU发出的控制信号为1时,P0口为地址/数据复用总线(用于口扩展) 3、 P0作输入/输出口的使用 (1) P0作输出口使用 来自CPU的“写入”脉冲加在D锁存器的C端,内部总线上的数据写入D锁存器,并向端口引脚P0.x输出。 注意:由于输出电路是漏极开路(因为这时上拉场效应管截止),必须外接上拉电阻才能有高电平输出。 3、 P0作输入/输出口的使用 (2) P0作输入口使用 区分“读引脚”和“读锁存器”。 “读引脚”信号把下方缓冲器打开,引脚上的状态经缓冲器读入内部总线; 3、 P0作输入/输出口的使用 (2) P0作输入口使用 区分“读引脚”和“读锁存器”。 “读引脚”信号把下方缓冲器打开,引脚上的状态经缓冲器读入内部总线; “读锁存器”信号打开上面的缓冲器把锁存器Q端的状态读入内部总线。 5.1.2 P1端口 P1口内部结构如下图所示。 输出部分有内部上拉电阻R*约为20K。 其他部分与P0端口使用相类似(读引脚时先写入1)。 P1口只作通用的I/O口使用,在电路结构上与P0口有两点区别: (1)因为只传送数据,不再需要多路转接开关MUX。 (2)由于P1口用来传送数据,因此输出电路中有上

文档评论(0)

1亿VIP精品文档

相关文档