《数字电子技术复习题》.docVIP

  • 21
  • 0
  • 约3.2千字
  • 约 16页
  • 2015-12-20 发布于河南
  • 举报
《数字电子技术复习题》.doc

数字电子技术复习题 简答题: 简述组合电路和时序电路各自的特点是什么? 答:组合电路的特点:任何时刻电路的稳定输出,仅取决于该时刻各个输入变量的取值,组合电路是由门电路组合而成,没有输出到输入的反馈连接,也不含记忆性的元件; 时序电路的特点:在数字电路中,凡是任何时刻到来的稳态输出,不仅和该时刻的输入信号有关,还取决于电路原来的状态者,都叫做时序电路;时序电路中一定含有可存储电路状态的触发器; 举例说明三态门的特点? 答:三态门是由普通门电路加上使能控制信号构成的,它的输出端除了有高、低电平两种逻辑状态以外,还有高阻状态。这样,三态门可以有更多的应用,如:可做多路开关、可用于信号的双向传输、构成数据总线等。 3、CMOS门电路与TTL门电路相比有些什么优点?请列举出三点? 答:CMOS门电路与TTL门电路比较的优势有: 功耗低、电源电压范围宽、抗干扰能力强、输入电阻高、扇出能力强等。 4、简述触发器的基本性质? 答:(1) 具有两个稳定的状态,分别用二进制数码的“1”和“0”表示; (2) 由一个稳态到另一稳态,必须有外界信号的触发。否则它将长期稳定在某个状态,即长期保持所记忆的信息;  (3) 具有两个输出端:原码输出Q和反码输出Q。一般用Q的状态表明触发器的状态。如外界信号使Q=Q, 则破坏了触发器的状态,这种情况在实际运用中是不允许出现的。 什么是竞争冒险,消除它的基本方法有哪些?(至少列举3种方法) 答:在组合电路中,当输入信号改变状态时,输出端可能出现虚假信号——过渡干扰脉冲的现象,叫做竞争冒险;消除竞争冒险的基本方法有四种:引入封锁脉冲、引入选通脉冲、接入滤波电容、修改逻辑设计增加冗余项。 计算题: 写出F1、F2和F3的最简与或表达式。 答案:; 写出下列表达式的最简与或式 1); 2) 3) 4),约束条件:AB+AC=0 5)F(A,B,C)= 6)F= 7) 8)F= 答案: 1); 2) 3) 4),约束条件:AB+AC=0 5) 6) F(A,B,C,D)= 7) F(A,B,C,D)= 8) 分析题: 下面电路的逻辑功能,要求:写出时钟方程、驱动方程、状态方程,画出状态转换图; 解:时钟方程: 驱动方程: 状态方程: 画出状态转换表: 状态转换图: 试分析下面电路的逻辑功能,要求:写出表达式,列出真值表,说明逻辑功能。 解:由电路可写出表达式: 可得真值表: 上述电路在ABC三个变量中的2个以上为1时,输出为1,其余全为0。 可作为一个三人表决电路。 试分析下面电路的逻辑功能,要求:写出时钟方程、驱动方程、状态方程,画出状态转换图;并说明其逻辑功能。 解:时钟方程: 输出方程: 驱动方程: 状态方程: 画出状态转换表: 状态转换图: 时序图:略 本电路是一个不能自启动的同步6进制计数器。 分析下面电路的逻辑功能,画出状态转换图; 解:由于74LS161是异步清零, 由电路可得其归零逻辑为:所以有:, 则:N=10 即此电路为十进制加法计数器。 其状态转换图: 分析下面电路,要求:写出表达式,列出真值表,说明逻辑功能 解:由电路可写出表达式: 可得真值表: 上述电路在ABC三个变量中的2个以上为1时,输出为1,其余全为0。 可作为一个三人表决电路。 6、已知74LS161为带异步清零、同步置数的4位二进制同步加法计数器。试分析下面电路的逻辑功能,画出状态迁徙图; 解:由逻辑图可写出函数表达式: 其真值表为: 这是一个全加器电路。 7、假设起始状态都是“0”,画出下列各图中最后输出Q的波形,CP的波形如图所示: (a) (b) 解:a) b) 设计题: 用一片74LS138和必要的门电路设计一个三输入表决电路。 解:根据三人表决过程可得真值表: 函数表达式为: 用一片74LS138实现上述函数的表达式: 可画出连线图: 选用适当的数

文档评论(0)

1亿VIP精品文档

相关文档