QuartusⅡ操作基础.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
QuartusⅡ操作基础

3.1 建立新工程 3.1 建立新工程 3.1 建立新工程 2)选择需要加入的文件和库 加入用户定义的库函数的目录和文件名。 在本例子中不需要加入的文件和库,直接按“next”按钮即可。 3.1 建立新工程 3.1 建立新工程 4)选择第三方EDA工具 在本例没有选择。按“next”进入下一项。 5)结束设置 显示建立工程的一些信息,按“Finish”结束。 3.2 输入设计文件 2、文本输入法: 1)建立文件 3.2 输入设计文件 2、文本输入法: 2)输入代码 3.2 输入设计文件 2、文本输入法: 3)保存文件 3.2 输入设计文件 3、混合输入编辑(自顶向下): 对于一个工程,常常首先给出项目的基本框架,然后再完成各个功能模块的设计,这种设计方法就是自顶向下的工程设计方法。 下面以十六进制计数器为例介绍自顶向下的设计流程。 3.2 输入设计文件 3、混合输入编辑(自顶向下): 1)新建名为 “cnt4_top “的工程项目。 2)建立一个空白的原理图文件,并命名为 “cnt4_top “。 3)单击 (Block Tool)按钮,在适当的地方放置一个符号块,如下图。 3.2 输入设计文件 3、混合输入编辑(自顶向下): 4)设置模块 3.2 输入设计文件 3、混合输入编辑(自顶向下): 4)设置模块 3、混合输入编辑(自顶向下): 5)添加模块引线并设置属性 3、混合输入编辑(自顶向下): 5)添加模块引线并设置属性 3、混合输入编辑(自顶向下): (5)添加模块引线并设置属性 3.2 输入设计文件 3、混合输入编辑(自顶向下): (5)添加模块引线并设置属性 3.2 输入设计文件 3、混合输入编辑(自顶向下): (6)创建设计文件 3.2 输入设计文件 3、混合输入编辑(自顶向下): (7)输入代码 3.2 输入设计文件 3、混合输入编辑(自顶向下): (8)添加其他模块,并完成顶层电路设计 3.2 输入设计文件 3.3 编译设计文件 全编译的过程包括分析与综合(Analysis Synthesis)、适配(Fitter)、编程(Assembler)、时序分析(Classical Timing Analysis)这4个环节,而这4个环节各自对应相应的菜单命令,可以单独分步执行,也就是分步编译。 在设计的调试和优化过程中,可以使用RTL阅读器观察设计电路的综合结果 。 3.3 编译设计文件 编译完成以后,编译报告窗口Compilation Report会报告工程文件编译的相关信息,如编译的顶层文件名、目标芯片的信号、引脚的数目等等 。 全编译操作简单,适合简单的设计。对于复杂的设计,选择分步编译可以及时发现问题,提高设计纠错的效率,从而提高设计效率。 3.4 仿真设计文件 :给选定的信号赋值,X表示不定态,0表示赋0,1表示赋1,Z表示高阻态,W表示弱信号,L表示低电平,H表示高电平,DC表示不赋值。 3.4 仿真设计文件 3、编辑输入信号 :设置时钟信号的波形参数,先选中需要赋值的信号,然后鼠标右键点击此图标弹出Clock对话框,在此对话框中可以设置输入时钟信号的起始时间(Start Time)、结束时间(End Time)、时钟脉冲周期(Period),相位偏置(Offset)以及占空比。 3.5 引脚分配 引脚分配是为对所设计的工程进行硬件测试,将输入和输出信号锁定在器件确定的引脚上。 (1)单击“Assignments”菜单下的“Pin Planner”命令,弹出对话框,列出本项目所有的输入输出引脚名。 3.5 引脚分配 3.5 引脚分配 (3)分配完引脚后必须再次编译才能存储这些引脚锁定的信息,单击编译按钮执行编译。如果编译器件由于引脚的多重功能而出现问题,在“Assignments”菜单下选择“Device”选项,单击“Device Pin Options…”按钮后弹出一个对话框,在“Dual-Purpose Pins”页面进行设置。 3.6 编程下载设计文件 确定编程模式后,单击 添加相应的counter.sof编程文件,选中counter.sof文件后的Program/Configure选项,然后点击 图标下载设计文件

文档评论(0)

精品文档 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档