- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
摘要
摘要
随着模数转换器(ADC)的发展,数据转换接ISI的设计越来越复杂。影响接口设
计的主要因素包括:ADC速度和精度的不断提高、电压和功耗的进一步降低、开
关电容输入结构、单电源工作、差分工作以及采用CMOS工艺等。这些因素将导
致信号摆幅的减小,从而对接VI电路的噪声性能和线性度提出了更高的要求。此
外,ADC驱动器还广泛应用于当今的高性能无线接收系统中。
本文首先对数据转换器的接口电路进行了介绍和分析,其次给出了本次设计采
用的BiCMOS工艺,并对BiCMOS电路的设计进行了探讨,然后给出了基于全差
分运算放大器的ADC驱动器设计基础,从系统级和芯片级对ADC驱动器进行了
详细的分析,接下来对本文设计的ADC驱动器进行了模块化的分析和设计,最后
给出了版图设计和后仿结果。本次设计使用的是JAZZ BiCMOS工艺。仿
0.189m
真结果表明:芯片无条件稳定地工作于3V电压下,电流为47mA;3dB带宽为
情况下输出差分摆幅为4.7V,在87.5Q负载电阻下差分摆率为5028V/bts;满功率
为.108dBc,噪声系数为5.5dB,等效输入噪声电压为0.85nV/√面。由仿真结果可
信号带宽下大约可以驱动2V满量程的12位ADC。具体的驱动能力要随信号的带
宽以及选择ADC的满量程和精度有关。
文次设计的设计难点在于基于运算放大器结构的ADC驱动器需要在高带宽、
高线性度、低噪声、低失调之间权衡。此外,驱动器需要足够高的摆率以达到建
立时间的要求。整个放大器采用带米勒补偿的两级放大器结构,第一级采用简单
的差分放大器以实现低失调和足够的增益来抑制第二级的失调和噪声,第二级采
用了高增益的结构以实现非线性的抑制。整个放大器的差模反馈在片内实现,固
定增益20dB,输出共模电平可调,带片内EDS保护。仿真结果表明,该ADC驱
动器可以实现对16位以下ADC的驱动。
关键词:BiCMOS,ADC驱动器,全差分运算放大器,高带宽,低失真,低噪声
Abstract
Abstract
of have
W胁the issues
analog—to—digitalconverter(ADC),several
development
the ofdataconverterinterfaces。Theonesare
complicateddesign primary higher
ratesand trendtolower andlower
sampling resolutions,the voltage power,switched
ofCMOS
capacity ICs,differential technology.
input,single-supplyoperation,utility
Theseissuesresultinsmaller whichmaketheinterfacesmoresensitiveto
signalswings
are used
noiseanddistortion.ADCdriversalso inhighperformanceRF(radio
widely
frequency)transceivers.
文档评论(0)