电工技术触发器和时序逻辑电路.pptVIP

  • 1
  • 0
  • 约 127页
  • 2016-01-01 发布于江苏
  • 举报
触发器和时序逻辑电路 21.1 双稳态触发器 21.1.1 R-S 触发器 21.1.2 主从JK触发器 21.1.4 触发器逻辑功能的转换 21.2 寄存器 21.2.1 数码寄存器 21.2.2 移位寄存器 21.3 计数器 21.3.1 二进制计数器 四位二进制同步加法计数器级间连接的逻辑关系 例:分析图示逻辑电路的逻辑功能,说明其用处。 设初始状态为“000”。 2.列写状态转换表,分析其状态转换过程 21.3.2 十进制计数器 逻辑功能及外引线排列 逻辑功能及外引线排列 逻辑功能及外引线排列 21.3.4 环行计数器 21.3.5 环行分配器 21.4 555定时器及其应用 1. 由555定时器组成的多谐振荡器 2. 由555定时器组成的单稳态触发器 2. 由555定时器组成的单稳态触发器 2. 由555定时器组成的单稳态触发器 21.5 应用举例 十位 0100(4) 个位 0110(6) 计数脉冲 十位 个位 两位十进制计数器(100进制) 例:用一片74LS390构成四十六进制计数器 1Q3 1Q0 1Q2 1Q1 1RD 1CP1 1CP0 2Q3 2Q0 2Q2 2Q1 2RD 2CP1 2CP0 D (DOWN) — 减法脉冲输入端 U(UP) — 加法脉冲输入端 L(LOAD) — 置数端 CO — 进位端 BO — 借位端 C(CLR) — 清零端 74LS192外引线排列图 1 16 8 9 UCC Q2 U Q1 Q0 Q3 地 D1 L BO CP CO D 74LS192 D0 D2 D3 74LS192功能表 ? 1 1 0 ? 加 计 数 ? ? 0 0 D0~D3 置 数 1 1 1 0 ? 保 持 1 ? 1 0 ? 减 计 数 ? ? ? 1 ? 清 零 U D LOAD CLR D0~D3 功 能 十进制同步加 / 减计数器 工作原理: Q1 D F1 Q2 D F2 Q3 D F3 Q0 D F0 CP 先将计数器置为Q3 Q2 Q1 Q0=1000 而后每来一个C,其各触发器状态依次右移一位。 即: 1000 0100 0010 0001 环行计数器工作波形 CP 1 2 3 4 Q2 Q1 Q0 Q3 环行计数器可作为顺序脉冲发生器。 K0 = Q2 J0 =Q2 J1 =Q0 J2 =Q1 K1 =Q0 K2 =Q1 Q0 Q1 Q2 CP Q J K Q FF2 Q0 Q1 Q2 Q J K Q FF1 Q J K Q FF0 环行分配器工作波形 Q2 Q1 Q0 CP 1 2 3 4 5 6 7 8 Q0 Q1 Q2 ? ? ? ? ? 可产生相移为? 的顺序脉冲。 555定时器是一种将模拟电路和数字电路集成于一体的电子器件。用它可以构成单稳态触发器、多谐振荡器和施密特触发器等多种电路。 555定时器在工业控制、定时、检测、报警等方面有广泛应用。 21.4.1 555定时器的结构及工作原理 1. 分压器:由三个等值电阻构成 2. 比较器:由电压比较器C1和C2构成 3. R-S触发器 4. 放电开关管T VA VB 输出端 电压控制端 高电平触发端 低电平触发端 放电端 复位端 UCC 分压器 比较器 R-S触发器 放电管 调转 地 + + C1 + + C2 Q Q RD SD 5k 5k 5k T 2 4 5 6 7 8 3 1 2/3 UCC 1/3 UCC 1 0 2/3 UCC 1/3 UCC 0 1 2/3 UCC 1/3 UCC 1 1 2/3 UCC 1/3 UCC 0 0 RD SD V6 V2 比较结果 1/3 UCC 不允许 2/3 UCC + + C1 + + C2 . 5K 5K 5K VA VB UCC RD SD 5 6 2 V6 V2 2/3 UCC 1/3 UCC 2/3 UCC 1/3 UCC 2/3 UCC 1/3 UCC Q T 1 0 保持 导通 截止 保持 综上所述,555功能表为: Q Q RD

文档评论(0)

1亿VIP精品文档

相关文档