- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
SI/PI仿真技术在板级EMC设计的应用
朱顺临
2007年9月,北京
目 录
高速电路的SI与PI分析方法
板级PCB的EMC设计准则
SI/PI仿真技术在板级设计中的应用
2007-9-4 SI/PI仿真技术在板级EMC设计的应用 2
目 录
高速电路的SI与PI分析方法
板级PCB的EMC设计准则
SI/PI仿真技术在板级设计中的应用
2007-9-4 SI/PI仿真技术在板级EMC设计的应用 3
高速设计的定义
当信号的传输时延小于其上升(下降)时间的1/6时,电路
主要表现为集总系统的特征;否则认为其为分布电路,高
速数字电路考虑的就是分布电路的特性。
2007-9-4 SI/PI仿真技术在板级EMC设计的应用 4
“高速设计”要解决的问题
传输线效应使接收端看到3个不同的
信号波形;
接收端信号波形PCB的走线长度
(Trace )与传输延时相关;
接收端信号波形还与PCB的拓扑结
构有关。
2007-9-4 SI/PI仿真技术在板级EMC设计的应用 5
信号完整性(SI )
Signal Integrity:简称SI,指信号线上的
信号质量;
指信号在电路中能以正确时序和电压做
出响应的能力;
当电路中信号能以要求的时序、持续时
间和电压幅度到达接收端时,该电路就
有很好的信号完整性。当信号不能正常
响应时,就出现了信号完整性问题。如
误触发、阻尼振荡、过冲、欠冲等信号
完整性问题,会造成时钟间歇振荡和数
据出错。
2007-9-4 SI/PI仿真技术在板级EMC设计的应用 6
信号完整性(SI )问题的起因
高时钟频率 ? 90%
高数据速率? Rise Time
10%
高开关速率?
更快的信号上升沿(Tr )
Tr对信号完整性的影响
更大的地弹-SSN 周期相同,Tr不同
更大的Crosstalk 10 nS = 100 MHz
更大的EMI
带来传输线效应
2007-9-4 SI/PI仿真技术在板级EMC设计的应用 7
信号完整性(SI )问题的分类
串扰:
噪声容限
时序漂移
Driver
波形完整性:
Receiver
Noise Margin
振铃
边沿的单调性 Receiver Thresholds
EMI
Non-monotonic Edge
时序分析
电源的稳定性
文档评论(0)