- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
时钟信号抖动的试.pdf
电子科技大学硕士论文
摘要
在数字传输系统中,抖动是一种非常重要但却被人了解得比较少的
现象。随着数字系统中时钟频率的不断提高,抖动对数字传输系统造
成的影响愈来愈大。因此,对于抖动的测量也变得愈加重要。
本文介绍了抖动的概念及其对数字系统的影响,分析了测试抖动的
数字方法和模拟方法的优缺点,介绍了测试抖动的一些国际标准,主
要是国际电信联盟(ITU)的一些标准。在此基础上,提出并实现了测
试一固定频率(2.048MHz)锁相时钟抖动的方案。该方案采用数字方
法,利用DSP芯片作为数据处理单元。在硬件设计中采用了可编程逻
辑芯片(CPLD),简化了硬件的设计。该方案具有易于实现,测试精
度较高的优点。在文中还提出了另外一种数字方式测试抖动的方法,
并且在实际中予以实现。此方法更加简便、易于实现,且其测试精度
达到了要求。
关键字: 抖动、数字系统、DSP、CPLD、ITU
皇王型垫杰兰堡主丝兰
bStract
A
is theleast
In transmission oneof understoodbut
digital system,jitter
most and in
higher
importantphenomenas.Withhigherfrequencydigital
moreandmore to
is severe.It’S measure
system,thejitterimpact urgent
jitteraccurately.
its the
Inthe and on
thesis.也e
definition digital
ofjitter impact systems
are jitter methods methodand
explained,Themeasuringincludingdigital
are
method and are
analog analyzed.Their
advantagesdisadvantages
of
standardsInternationalTelecomunication
compared.Some Union(ITU)
about are onallthese
jittermeasuringpresented.Basedabove,two
whichuse to
schemes methodsmeasurethe ofaPLLclockof
文档评论(0)