tms320c6202与vme总线的硬件逻辑连接研究.pdfVIP

tms320c6202与vme总线的硬件逻辑连接研究.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
tms320c6202与vme总线的硬件逻辑连接研究

摘 要 硬件逻辑连接研究,主要实现单周期主从传输和块传输。采用先整体设计框架后局部 实现的方法。 整个结构分上下两个接口:下接口是接口芯片与VME总线的连接,由于接口芯 片的局限性,需要采用外围辅助器件:上接口是处理器与接口芯片的连接,由于两者 控制信号的差异,采用可编程逻辑器件转换。其中还涉及到:复位信号的产生及仲裁 存储器主从传输的地址映射译码;以及电平转换、中断等。 f /通过研究发现三者的硬件连接是可行的,实现了下接口的连接,单周期传输和块 I 传输,存储器的地址映射译码。复位信号与上接口主从传输控制信号的FPGA控制模 块,已通过软件进行了设计编译与仿真,并得出引脚图和信号仿真波形图。 关键词 可编程逻辑器件TMS320C6202芯片VME总线 VIC068A/VAC068A 块传输 单周期传输 TMS320C6202。oVME盥、线的眦”逻辑迕{鼬ji。,t ABSTRACT of is Thetask the toconnect toVM with TM$320C6202Ebus design chip V【C068~VAC068Ainterfaccandtransmitdata or bvMASTER,SLAVE circle chip single the block.I whole block andthenI the design configuration diagram developpartial module. There aretwo inthe interfaCCS interface is design:SLAVE connecting VIC068A/VAC068A toVMEbuswithother is interface peripheralequipments.MASTER VIC068A^rAC068AtoCPUwith are FPGATheresomeother the connecting in problems to and

文档评论(0)

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档