SDH传输网中钟提取技术的研究.pdfVIP

  1. 1、本文档共58页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
SDH传输网中钟提取技术的研究.pdf

摘要 统一的定时信息,以便使得整个数字网络中各个节点的数据得以正确地传输和交 换。SEC的核心是锁相环,它用来跟踪同步网的定时基准,并对定时基准在传输过 程中产生的抖动和漂移等损伤进行过滤,而且当所有外部定时基准信号都不可用 时,可以通过内部高稳定度的晶体振荡器来实现高稳定的时钟输出。 本课题设计实现了一种由全数字锁相环构成的SEC,它具有一定的频率和相位 特性,并对时钟基准具有较好的跟踪性能,满足删.TG.813规范的要求。本文创 新点在于:根据SEC的要求设计一种具有较小抖动的全数字锁相环;本锁相环采用 了两个可变模分频器来对参考时钟和反馈时钟进行分频,然后再进行鉴频鉴相处 理,使得锁相环可以适应不同频率的参考源和输出时钟;另外将锁相环输出时钟 拆分为相互隔离的反馈时钟和输出时钟,输出时钟不参与相位反馈,有效地保证 了SEC短期相位瞬变指标合格。最后还对整个SEC系统电路进行FPGA验证的测试 工作,给出测试结果,证明了本设计的可行性。 关键词: 光同步数字系列SDH设备时钟现场可编程门阵列锁相环 Ⅱ Abstract SDH an coatitu衄toffileSDH EquipmentClock(SEC)isimportant transmission theentirenetunifiesfixedtimetotheSDH order system.SECprovides equipment.in toCa.IISl5$tlaeentire networkeach datatobeable digital point piteh tonipletc correctly thetransmissionandthe COlrCoftlaeSECisthe exchange.The phase-lockloop,It useedlraek fixed to the networktimethedatum.andto丘】【cdtimethe synchronizcd datum andSOonvibration which in and thetransmission damage drifting produces c.,anJcs0nfilters.moreovelworks弱whenall data allisnot exterior process signal 丘xedtime realizethe stableclock theinternal serviceable.mayhigh through high oscillator stabilitycrystal outputs. This is onckindSECwhichconstitut髂bvtheentire topiedesigns

文档评论(0)

chengben002424 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档