闭路电视数字视频编解码器ADV611.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
闭路电视数字视频编解码器ADV611.doc

闭路电视数字视频编解码器ADV611/ADV612摘要:ADV611/ADV612是ANALOG公司生产的实时压缩视频编解码芯片,它内含SRAM以及主处理器接口,其主要理论基础为小波变换,游程编码及哈夫曼编码。文中介绍了ADV611/ADV612的原理、特点和引脚功能,最后给出了一种典型应用设计电路。 ADV611/ADV612 小波变换 哈夫曼编码 1 概述 ADV611/ADV612是一种低功耗的单片实时压缩视频编解码芯片,可用于视频数字信 号处理。它具有精确的压缩比特率控制,能实时地对包括PAL和NTSC在内的视频信号进行压缩和解压缩,ADV611/ADV612在压缩时,其视频信号 的奇偶场是单独进行的,主应用于闭路电路系统。该芯片当图像在被压缩四倍时,可在视觉上产生同无压缩时一样的效果,在不同的应用场合下,可根据不同的图像 质量要求选择不同的压缩倍数。 2 结构特点及引脚说明 ADV611/ADV612内部由多个功能块组成,参见图1。下面主要介绍其中一些重要功能块的作用。 ●数字视频输入输出端口:主要用于提供实时非压缩视频接口以支持不同的视频信号格式; ●DRAM处理器用于控制外部DRAM的读写及更新; ●小波变换核:对图像进行小波变换时使用内部缓冲器; ●变换缓冲区:提供小波变换核所需要的缓冲区,并用来提供足够大的空间存储小变换后的数据; ●可编程量化量:用来量化小波系数,量化系数可由以外部的DSP进行控制; ●游程编程器和哈夫曼编码器:可分别执行游程编码和哈夫曼编码。 ??? ADV611/ADV612的输入电压为4.5V~5.5V; 工作环境温度为0℃~70℃; 当输入电压为最大时,其电流为0.11~0.27A。值得注意的是:ADV611/ADV612为静电敏感器件,高能量的静电会对器件造成永久的伤害,因此,为避免性能的下降,必须采用一定的防静电措施。 图2所示是ADV611/ADV612的引脚排列。表1为其引脚功能说明。 表1 ADV611/ADV612管脚功能描述 名? 称 管脚号 类? 型 描??????? 述 VCLK/XTAL 2 输入 单时钟输入或者通过VCLK和XTAL由晶振输入,通常可受频率为27MHz、占空比为50%的时钟信号 VCLKO 1 输出 可通过模式控制寄存器选择是VCLK直接输出或者通过2分频输出 VSYNC 1 输入或输出 垂直方向同步信号,空虚管脚可以为输出(主模式)或是输入(从模式) HSYNC 1 输入或输出 水平方向同步信号,空虚管脚可以为输出(主模式)或是输入(从模式) FIELD 1 输入或输出 帧同步信号,可以通过设置模式控制寄存器2的第三个比特位业控制它的极性 NEC 1 输出 表示ADV611/ADV612的编码模式,代为解码模式(此时视频接口),高为编码模式(视频接口为输出) VDATA[7:0] 8 输入或输出 当为编码模式时为视频数据输入,当为解码式时为视频数据输出 STALL 1 输入 设置输入视频输入驱模式 DDAT[15:0] 16 输入或输出 DRAM数据线,ADV611/ADV612通过它雾来控制外部DRAM的数据读写操作 DADR[8:0] 6 输出 DRAM地址线,ADV611/ADV612通过它们来控制外部DRAM的地址 RAS 1 输出 DRAM行地址选通 CAS 1 输出 DRAM列地址选通 WE 1 输出 DRAM写使能 DATA[31:0] 32 输入或输出 主处理器数据线,主处理器通过它ADV611/ADV612进行通信 ADR[1:0] 2 输入 主处理器双字地址线,通过对它配置可控制ADV611/ADV612的主处理器接口寄存器 BE0-BE1 BE2-BE3 2 输入 主处理器字使能,通过这两个管脚可以选通ADV611/ADV612与主处理器接口通信的字节位 CS 1 输入 芯片选择 WR 1 输入 读控制 RD 1 输入 写控制 ACK 1 输出 握手信号,ADV611/ADV612通过置该脚以通知不再使用主处理器接口 FIF0-SRQ 1 输出 FIF0占用请求 STATS-R 1 输出 数据有效,该管脚表明小波数据已经被更新并且可以从主处理器接口读取数据以用于计算 LCODE 1 输出 表明一场中的最后压缩数据 HIRQ 1 输出 中断请求 RESET 1 输入 ADV611/ADV612芯片复位 GND 16 输入 地 VDD 13 输入 -5V直流数字电源 3 工作原理 ADV611/ADV612是为实时视频应用而设计的。它所支持的最大图像数据为每场 720×288,所能达到最大码速率为13.5MHz。由图1可知,数据经过ADV611/ADV612时有两种

文档评论(0)

5566www + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6122115144000002

1亿VIP精品文档

相关文档