一种可重构LDPC编码电路设计.pdf

  1. 1、本文档共66页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
摘要 P棚lych∞kcod鹳.低密度奇偶校验码)被认为是目前性能最好的纠错 LDPC码(Low-Demity 码。基于LDPC码优异的性能。它可广泛地应用于光通信、卫星通信、深空通信、第四代移动通信 系统、高速与其高速率数字用户线、光霸l磁记录系统等。它是下一代通信系统纠错码,应用前景广 阔。但是LDPC码所面临的一个主要问题是其较高的编码复杂度和编码时延。并且硬件资源消耗较 大。可重构硬件设计思想是复用硬件电路中的主要资源,在增加少量控制硬件的情况下增加系统的 功能,或改善系统的性能。本文即是将可重构的设计思想应用于LDPC编码器来改善编码器性能。 本文设计了一种可重构的LDPC编码器,编码算法采用RU算法,能适用于不同的码率和码长; 系统结构设计成流水线形式,能提高编码器的吞吐率;另外编码器的可重构设计使编码器在处理不 同码长时利用已有存储器资源形成多路通道,显著提高了系统的效率。 论文工作中,首先在Matlab中将已有校验矩阵进行预处理,处理成电路存储器中需要的数据; 然后进行单通道编码器电路结构的设计,包括编码器系统的设计。流水线各级控制器的设计。各运 算单元的电路设计,SOC接口的设计;在此基础上,接下来进行编码器可重构的设计,使编码器能 针对不同码长形成多条编码通道,充分利}{j存储器资源去提高系统吞吐率。 在实施和验证上,首先对系统进行了功能仿真和分析;然后在Xilinx的FPGA上进行了实施和 验证;最后将编码器系统在S”opsys工具下进行了综合和版图布局布线,完成VLSI的实现,并给 出前仿真和后仿真报告,设计的电路达到了论文的工作要求。 本文的创新之处在于将可重构资源复心的设计思想引入到LDPC编码器的设计,使得编码器在 进行不同码长的编码时的性能得到改善。 关键字:LDPC码编码器RU算法流水线结构可重构VLSI实现 Abstract So isthebestECCcodes.Ithasexcellent far,LDPC(Low-Density Parity-Check)codes performance ∞thatitCallbe in and appliedOpticalCommunications,DeepSpace magnetic ecLItistheECCcodesofnext communication recordingsystems.and generation systems. codeshave However,LDPCa thatithas end itneed problem high huge encodingeomplexitylatency,and hardwareresource.Themainidea themain blocks. hardwareis hardware ofreconfignrabledesignreusing Itcallbe asthatafewhardwareresourceaddedto in to Callbe the order the explained system improve

文档评论(0)

ww88866 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档