基于FPGA技术出租车计费器的设计(EDA技术)创新.docVIP

  • 5
  • 0
  • 约8.5千字
  • 约 21页
  • 2016-02-25 发布于湖北
  • 举报

基于FPGA技术出租车计费器的设计(EDA技术)创新.doc

基于FPGA技术出租车计费器的设计(EDA技术)创新.doc

EDA课程设计 题目: 基于FPGA的出租车计费器的设计 学院: 通信与电子工程学院 班级: 电子101班 学号: 2010131019 姓名: 何经国 指导老师: 周喜权 日期: 2013年12月20日 摘 要 本文以Altera公司的DE2开发板为中心,Quartus Ⅱ软件作为开发平台,使用Verilog HDL语言编程,设计了一个出租车计费的计费器模型。在程序描述的过程中,用了行为描述方式和结构描述方式二种描述方式对计费器进行描述。该计费器能动态扫描电路,将车费和路显示出来,各有两位小数。整个自动控制系统由三个主要电路构成:里程和车费计算、译码和动态显示。最后给出了仿真的波形,并硬件实现。 关键词:出租车计费 Verilog HDL Quartus Ⅱ 目录 摘 要 I 第1章 概述 1 1.1 设计目的 1 1.2 设计背景 1 1.3 设计意义 1 第2章 工作原理 3 第3章 设计过程 4 3.1 设计方案 4 3.1.1 计算里程和车费模块 4 3.1.2 七段显示译码器模块 5 3.1.3 动态显

文档评论(0)

1亿VIP精品文档

相关文档