10位流水线结模数转换器的研究.pdfVIP

  • 7
  • 0
  • 约5.3万字
  • 约 56页
  • 2016-02-26 发布于贵州
  • 举报
10位流水线结模数转换器的研究

10位流水线结构模数转换器的研究 摘 要 片上系统(SOC)需要在单个硅片上同时实现数字电路和模拟电路,设计 出基于标准CMOS工艺的高性能模数转换器是关键。随着集成电路设计水平与 工艺制造技术的发展,集成化、低功耗成为集成电路的必然发展趋势。无线通 信、图像处理、音频技术和工业控制的广泛运用,进一步推动其向高速、高分 辨率发展。这给电路设计尤其是模拟电路的设计提出了严峻的挑战。作为模拟 电路与数字电路的接口电路,高性能的模数转换器对整个设计系统的实现非常 重要。 本文对现今的各种高速、高分辨率的ADC结构进行了分析比较,选择了 过分析流水线ADC的系统结构特点和其结构中的非理想特性,对流水线ADC 中的各个模块进行分析、设计和优化。论文中电路采用大量的开关电容电路, 为了提高流水线ADC的整体性能和降低整个系统的功耗,本文重点对高性能 的运算放大器和动态比较器进行优化设计,构建了同时具有高精度和高速的丌 关电容电路,并通过采用动态比较器来提高速度和降低功耗,该动态比较器没 有直流功耗,最终完成了一个1.5位每级结构的10位高速、低功耗流水线ADC 中的单级模块的电路实现。 整个的电路设计是基于标准O.35urnCMOS工艺,3.3V单电源供电,并利 用Hspice对电路进行模拟仿真,通过对电路中的放大器进行模拟仿真得出,用 于流水线ADC的全差分运算放大器的开环直流增益高达106dB,同时增益带宽 积也达到167MHz,动态比较器则有着很高的速度和极低的功耗。通过使用浚 结构的全差分运算放大器和动态比较器可以实现10位的分辨率,同时采样频率 可以达到10MHz的流水线结构模数转换器。 关键词:模数转换器,流水线,增益提高,动态比较器 TheResearchofa10一bit Pipelined Converter Analog--to--Digital ABSTRACT the of circuitsand System—on—chip(soc)requiresintegrationanalog digital circuitsona is criticalto a A/D singlechip.Itvery designhighperformance isbased CMOS the of onstandard converter,which technology.Withdevelopment andlow willbethedominantresearch processtechnology,highintegrationpower to area,Italsotrendsbe and resolutionwithwideuseinwireless highspeedhigh andindustrialcontr01. communications,imagingprocess,audio,videotechnology Allof IC these more to to IC a bring challengedesign

文档评论(0)

1亿VIP精品文档

相关文档