- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
四川理工学院毕业设计论文
基于FPGA的数字钟控制器设计
学 生:史凯
学 号:10021050117
专 业:电子信息科学与技术
班 级: 2010.1
指导教师:徐金龙
四川理工学院自动化与电子信息学院
二O一四年六月
基于FPGA的数字钟控制器设计
摘要:本设计采用EDA技术,利用硬件描述语言VHDL为系统逻辑描述手段设计电路,以Quartus II 软件为设计平台,进行基于FPGA的数字时钟电路的方案设计、程序设计输入、编译和仿真。该时钟由分频模块、键盘输入模块、控制模块、计时模块、译码显示模块、闹铃模块以及报时模块组成。在可编程逻辑器件FPGA上实现电路设计,该时钟使用千分频产生1HZ的时钟源,具有时、分、秒计数显示功能,以24小时循环计时并且具有清零、调节小时、分钟、整点报时和闹铃功能。本设计的电路简单,但功能齐全, FPGA的设计改动非常方便,只用改变程序设计出相应的内部模块就可以实现一些基本门电路的功能。根据需要可以增添日历、温度显示等功能,所以本设计具有很强的升级前景。
关键词:数字时钟;EDA;VHDL;FPGA;可编程逻辑器件
Design of digital clock controller based on FPGA
SHI Kai
(Sichuan University of Science and Engineering, Zigong, China, 643000)
Abstract: This design uses EDA technology, using hardware description language VHDL description of the means for the system logic design file to Quartus II design software platform for FPGA-based design digital clock circuits, program design entry, compilation and simulation operation, the clock by the control module, the timing module, data decoding module, display and timekeeping module on FPGA programmable logic device testing system to achieve the functional design requirements, the design of a multi-functional digital clock, using thousands divider 1HZ clock source, with hours, minutes, seconds count display features a 24-hour cycle time and has cleared, adjust the hours, minutes, hourly chime and alarm function. The design of the circuit is simple, but fully functional, FPGA design changes is very convenient, just by changing the appropriate internal procedures designed to achieve functional modules can be some basic gates. According to need can add a calendar, temperature display and other functions, so the design has a strong outlook upgrade.
Keywords: Digital clock; EDA; VHDL; FPGA; programmable logic device
目录
摘要 I
Abstract II
第1章 引言 1
1.1 课题研究的意义 1
1.2 方案的比较 2
1.3 设计方案的概述 3
1.4 毕业设计任务 3
第2章 EDA技术简介 4
2.1 EDA技术的发展 4
2.2 FPGA概述 5
2.2.1 什么是可编程逻辑器件 6
2.2.2 工作原理 6
2.2.3 FPGA基本结构 6
2.2.4 FPGA系统设计流程 8
2.3 QuartusI
您可能关注的文档
最近下载
- 物联网安全与隐私保护:物联网系统安全PPT教学课件.pptx
- 慢性肾脏病5期贫血.pptx VIP
- 脑电图试卷.(DOC).doc VIP
- FLOW-3D软件Cast铸造模拟介绍.ppt VIP
- 三上《朝读经典》.pdf VIP
- NB∕T 31011-2019 陆上风电场工程设计概算编制规定及费用标准.pdf
- 1.1 常见的植物(教学课件)科学青岛版二年级上册2025.ppt
- 全身不同部位推拿按摩.pptx VIP
- 2021版ESD静电防护工程师及内审员培训课件(ANSI-ESD-S20.20-2021).pdf VIP
- 2025四川省水电投资经营集团有限公司所属电力公司员工招聘6人笔试备考题库及答案解析.docx VIP
文档评论(0)