- 1、本文档共15页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验—层次化设计精要.ppt
第4讲—课程设计的具体内容 课程设计的三个阶段 明确设计要求 ? 方案设计 ? 逻辑图设计 ? 课程设计 初始阶段 编程设计阶段 用库元件或自定义元件 生成逻辑图 编译与优化 ? 生成编程文件 ? ispLSI编 程 与 测 试 阶 段 对ispLSI编程下载 ? 功能测试 ? 课程设计步骤: 第一阶段为计算机的典型部件设计 学生通过对部件的设计,以期达到对部件的构成、设计方法、工作原理及在计算机硬件中的功能作一系统的了解。 第二个阶段为计算机综合设计 学生将用多个部件构造一台较为复杂的计算机硬件系统 以期达到对计算机的总体设计、基本构成、基本原理有一个清楚的认识并能建立一个清晰的整机概念,从而扎实地掌握一种数字系统的设计方法 实验2: 层次化设计的方法 P62 所谓层次化设计是指将整个设计分为顶层电路和底层电路,底层电路又可以包括次底层电路。 其方法是根据系统中各部分实现的功能不同而将其划分为多个部分,每部分定义为一个模块,描述整个设计中各部分电路(模块)之间接口关系的电路称为顶层电路,而实现各模块中逻辑关系的电路则称为底层电路。 当然,模块还可以由再下一层的模块来描述。 设计要求: 设计一个3位二进制同步计数器和一个3线—8线译码器 当计数器在连续时钟脉冲作用下,其输出通过译码器译码后在实验板的8个指示灯上依次显示出来 要求使用层次化的方法进行设计。 3位二进制同步计数器 C B A G1 G2A G2B 74LS138 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 逻辑符号: 3-8译码器 C—— A2 B—— A1 A—— A0 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 1 0 0 1 0 0 1 0 0 1 0 0 1 0 0 1 0 0 1 0 0 1 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 X X X X X X 0 X X X 1 1 输出 F0 F1 F2 F3 F4 F5 F6 F7 选择输入 A2 A1 A0 使能端 G1 G2A G2B 3-8译码器 3-8译码器 G1 G2A G2B A1 A0 A2 F0 F4 F2 F6 F1 F5 F3 F7 3—8译码器 顶层原理图的建立
文档评论(0)