RFID+ASK100%、10%调制时钟产生电路设计.pdfVIP

  • 989
  • 0
  • 约1.57万字
  • 约 6页
  • 2016-03-14 发布于江苏
  • 举报

RFID+ASK100%、10%调制时钟产生电路设计.pdf

RFID+ASK100%、10%调制时钟产生电路设计.pdf

徼电子器件岛技术 Microelectronic RFIDASK100% 1 、 o%调制时钟产生电路设计 杨俊焱,戴宇杰,张小兴,吕英杰 樊 勃 (南开大学微电子所,天津300071) 摘要:设计了一种时钟产生电路,该电路采用基于低功耗锁相环(PLL)的方法,用于产生 13.56MHzASK 100%、10%调制射频卡所需要的时钟。针对射频识别(RFID)系统,锁相环 采取了特殊的设计。本电路作为模块可应用于符合ISO/IEC15693、ISO/IEC18000—3标准的 非接触IC卡中。通过Cadence 艺模型进行验证。仿真结果显示:电路采用3.3V电源供电时,100%调制载波幅度为0%时, 总工作电流仅为17“A。 关键词:射频识别;锁相环;幅度调制;,时钟产生;互补金属氧化物半导体 ofaClockGeneratorforRFID Design w

文档评论(0)

1亿VIP精品文档

相关文档