EDA数字时钟的课程设计论文(宁波工程学院电科版)资料.doc

EDA数字时钟的课程设计论文(宁波工程学院电科版)资料.doc

  1. 1、本文档共36页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA数字时钟的课程设计论文(宁波工程学院电科版)资料.doc

EDA 课 程 设 计 报 告 设计(论文)题目: 多功能数字时钟的设计 学 院 名 称: 电子与信息工程学院 专 业: 电子科学与技术 班 级: 姓 名: 学 号 小 组 成 员: 指 导 教 师: 日期: 2013 年 月 日 摘要:Altera公司出品QuartusII软件以及相应的实验平台完成Abstract: This essay designs a multi-function digital clock which is based on QuartusII software that belong to Altera company and the corresponding experimental platform,we achieve these functions by adapting hierarchical designs and functional additive step by step, The system of multifunction digital clock mainly consist from many parts——basic functional clock circuit,alarm circuit, dynamic display control circuit, division circuit, mode-state-led display circuit, switch to reuse circuit. It mainly use mold 60 and mold 24 counter to count hour, minute, second, achieve alarm and adjusting. This essay introduce detailly about the process that contain system,logic,gating cicuit, Key word: digital clock、、、switch multiplexing 利用QuartusII软件设计一个数字钟,并下载到SmartSOPC实验系统中。 设计一个数字时钟,可以完成00:00:00到23:59:59的计时功能,并在控制电路的作用下具有保持、清零、快速校时、快速校分、整点报时、闹钟等功能。 数字计时器的系统框图如图1.1所示。 设计要求说明 (1)设计总体要求: 利用QuartusII软件设计一个数字钟,对设计电路进行功能仿真,并下载到SmartSOPC实验系统中,可以完成00:00:00到23:59:59的计时功能,并在多用开关控制电路的作用下具有保持、清零、快速校时、快速校分、整点报时、闹钟等功能,做到能够创新的添加自己能够实现的功能。 (2)设计基本要求 1.进行正常的时、分、秒计时功能。 2.分别由六个数码管显示时、分、秒的计时。 3.K1是系统的复位开关(K1=0 清零复位,K1=1时钟保持不变)。 4.K2是计时和暂停开关(K2=0 启动工作,K2=1保持)。 5.K3是校时模式开关(K3=0 校时模式开启,K3=1保持原有模式)。 6.K4是闹钟模式开关(K4=0,K4=1时钟进行快速校时)。 7.K3+ K1在校时模式下的时增加调整按键,既两个按键都要被按下。 8. K4+ K1在闹钟模式下的时增加调整按键,既两个按键都要被按下。 9. K3+ K2在校时模式下的分增加调整按键,既两个按键都要被按下。 10.K3+ K2在闹钟模式下的分增加调整按键,既两个按键都要被按下。 (3)设计提高部分要求 1.使时钟具有整点报时功能(时钟从00’00’’开始报时,在00’00’’,00’01’’,00’02’’······00’05’’时报时频率为1KHz)。 2.闹钟设定功能 3.自己添加其他功能:采用了开关复用技术,即电脑上ctrl的作用类似。 系统设计 3.1整体设计方案 多功能数字计时器是由分频电路,计时电路、译码显示电路、脉冲发生电路和控制电路等几部分基本电路组成的,其中控制电

文档评论(0)

四娘 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档