- 1、本文档共26页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
序号 实验项目 学时 实验性质 备注 演示 验证 设计 综合 必做 选做 1 EDA设计软件及实验平台的熟悉与使用 2 √ √ 2 数字逻辑基本符号元件实验 2 √ √ 3 组合逻辑电路设计实验 2 √ √ 4 时序逻辑电路设计实验 2 √ √ 5 数字钟设计 8 √ √ √ 6 交通灯控制电路设计 8 √ √ √
《VHDL与可编程器件》实验指导书
如何添加license文件
1.在电脑桌面的左下方
?输入CMD
?3.进入DOS界面,在光标处
输入IPCONFIG/ALL命令
?
找到网卡的物理地址(12位,不需要连接符) ?将license.dat复制到安装路径C:/altera/70/quartus/下,用记事本打开后将000d6170a0d9替换为你使用电脑的网卡物理地址(12位数字和字母组合)后保存。再将sys_cpt.dll(此文件在桌面401文件夹里的Altera-Quartus_V7_Win_Crack包里)
复制到安装目录下:altera\quartus\bin中。打开软件后添加license文件就可以用了。
实验报告的要求与模板
报告纸的表头要填完整,务必填写
实验一: EDA设计软件及实验平台的熟悉与使用
一 实验目的:
熟悉Altera公司的可编程逻辑器件开发工具Quartus II的使用。
熟悉可编程逻辑器件的设计流程。
熟悉软件的功能和操作。
熟悉层次化电路图的设计方法
主要实验仪器及材料
实验箱(配备Altera公司的EPM240100C5下载板)
二 实验原理:
一个一位的全加器由两个半加器组成。一个半加器由一个异或门和一个与门构成,将两个半加器级联起来,就形成一个全加器,电路结构如图所示:
图自己画
三:实验内容:
1:根据要求设计一个半加器,然后将该半加器进行封装打包,形成一个元件,可以像库中的元件一样使用。
2:对设计的半加器进行仿真分析。
3:将两个半加器进行级联,形成一个全加器的电路。
4:对设计的全加器进行仿真分析。
5. 编程实现四输入与非门,并仿真验证给出波形图。
要点:利用QuartusⅡ软件进行开发是可以分为以下四个步骤:
(1)输入设计文件;
(2)编译设计文件;
(3)仿真设计文件;
(4)编程下载设计文件。
(一)建立工程文件夹
1.新建一个文件夹作为工程项目目录
首先在计算机中建立一个文件夹作为工程项目目录,此工程目录不能是根目录,比如D:\EDA2012 \test\banjiaqi。
2.建立工程项目
(二)编辑设计图形文件
1.建立原理图文件 2.编辑输入原理图文件3.设定各输入输出管脚名
(三) 编译设计图形文件
(四)时序仿真设计文件
1.新建用于仿真的波形文件
执行File=New,选择“Other Files”标签中的“Vector WaveformFile ”(波形文件),然后单击“OK”确定。
2.设置仿真时间 3.设置输入信号波形4.进行功能仿真5.生成元件符号
二、原理图输入法中的层次化设计
三、Quartus Ⅱ器件编程
1.编程硬件与编程模式2.器件设置和引脚的锁定3. 编程下载设计文件4.配置下载
四:实验注意事项
1:实验前应做好预习,熟悉实验箱的结构和连接方法。
2:实验过程中,注意记录和保存实验过程的数据记录。
五:实验报告
1:详细描述一位加法器的设计流程和操作步骤。
2:给出电路的仿真波形,并对波形进行分析。
实验二 数字逻辑基本符号元件实验
1、实验目的
学会制作基本元件符号,为后面的实验打下基础。
2、方法原理
通过回顾数字电路的一些基本知识点,利用VHDL语言或图形编辑方法设计基本的门电路、触发器、编码器,将其下载到实验箱上,用开关做输入控制,发光二极管做输出结果显示,验证结果是否正确,并将其生成符号文件,为以后层次设计做准备。
3、主要实验仪器及材料
实验箱(配备Altera公司的EPM240100C5下载板)。
4、掌握要点
熟练设计数字电路中的各种基本单元器件。自己叙述清楚
5、实验内容
(1) 根据数字电路中的电路图原理设计采用图形编辑法和VHDL语言设计基本门电路;
(2) 使用VHDL语言设计4线2线编码器;
(3) 将以上设计内容下载到实验箱,验证结果;
(4) 将以上设计内容分别生成符号元件;
实验三组合逻辑电路设计实验 (2学时)
1、目的要求
掌握用VHDL语言设计组合逻辑电路的各种方法。
2、方法原理
通过给
文档评论(0)