2011年微机理期末复习题.doc

  1. 1、本文档共33页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
微机原理期末复习题 一、填空题 计算机是通过 I/O端口 和外设进行连接的。 CPU响应可屏蔽中断的三个条件是:① NMI引脚没有中断请求,系统没有DMA请求 、② CPU当前指令执行完毕 和③ CPU处于开中断状态 。 若段地址为B387H,偏移地址为1234H,则对应的物理地址为__B4AA4H___。 当多片8259A级联使用时,对主片8259A,级联信号CAS2~CAS0是输_ 出___信号,而从片8259A级联信号CAS2~CAS0是输__入____信号。 DA转换器主要由输入寄存器、 DAC 寄存器 和 D/A 转换器构成。 Intel 8251A工作在异步方式时,每个字符的数据位长度为__5--8___位。 中央处理器(CPU)是由运算器和 控制器 组成。 可屏蔽中断的处理过程可以分为中断请求、中断响应、 中断判优 、__中断处理___、___中断返回__。 若段地址为C576H,偏移地址为5346H,则对应的物理地址为_CAAA6H______。 逐次逼近式A/D转换器主要由比较器、 D/A 转换器和 逐次逼近 寄存器构成。 当8237A的各个通道采用循环优先权方式时,刚服务过的通道优先级变为__最低___ (1001.101)2 = (9.625)10 (168)10 = (250)8 (100100100.10101)2 = (124.A8)16 设机器字长为8位,则 (+110)10 = )原码= )反码= 补码 计算机和外设不能直接连接,而是是通过 输入输出接口 进行连接。 如果一片微处理器有16条地址线,那么它通过I/O指令进行寻址的最大空间是 64K 。 在某一异步通信中,数据帧格式为1个起始位、8个数据位、1个停止位、0个校验位,如果其波特率为9600波特,那么每秒能传输 960 个字符。 8255内部有__3__个对外输入/输出端口,有三种工作方式,方式0叫做_基本输入输出方式_,方式1叫做_选通输入输出方式_,方式2叫做_双向传送方式_。 对n位的逐次逼近式A/D转换器,最多需经过_n_次比较就可输出转换结果,当n=8时,第一次比较的数据应为_B。 8088 CPU内部数据总线宽度为___16__位,外部数据总线宽度为___8_____位。 8253内部有__3__ 个16位计数器,有_6___种工作方式。 8255A的编程主要有2个控制字,分别是 定义工作方式控制字 和 置位/复位控制字 。 24、8255A的方式选择控制字和C口置1/置0控制字都是写入端口的,它们是由来区分的。 、中断向量表每4个字节存放一个中断服务程序的入口地址,较低地址的两个字节存放的是,较高地址的两个字节存放的是。x= (1,y=124,则有:[x(y]补[x(y] 补 27、数制转换:247.86= F7(DCH =001001000111BCD; 28、在8086CPU中,由于BIU和EU分开,所以取指令、 执行指令可以重叠操作,提高了CPU的利用率; 29、8086的中断向量表位于内存的00000H~003FFH区域,它可以容纳256个 中断向量, 每一个向量占4个字节; 30、8086系统中,地址FFFF0H是CPU复位以后执行第一条指令的地址; 31、8086CPU的MN/MX引脚的作用是决定CPU工作在什么模式(最小/最大); 32、8086CPU中典型总线周期由4个时钟周期组成,其中T1期间,CPU输出地址 信息;如有必要时,可以在 T3和T4两个时钟周期之间插入1个或多个TW等待周期。 33、8259A共有7个可编程的寄存器,它们分别用于接受CPU送来的初始化命令字和操作命令字。 34、字长为8位的二进制,若它表示无符号数,或原码数,或补码数,则该数的真值应分别为148D,-20D或-108D。 35、已知BX=7830H,CF=1,执行指令:ADC BX,87CFH之后,BX=0000H,标志位的状态分别为CF=1,ZF=1,OF=0,SF=0。 36、8086中,BIU部件完成总线接口功能,EU部件完成指令的译码及执行功能。 37、8086中引脚BHE信号有效的含义表示高8位数据线D15~D8有效。 38、8086正常的存储器读/写总线周期由4个T状态组成,ALE信号在T1状态内有效,其作用是给外部的地址锁存器提供一个地址锁存信号。 39、若一个数据块在内存中的起始地址为9E40H:C52AH,则这个数据块的起始地址的物理地址为AA92AH。 40、设堆栈指针(S

文档评论(0)

yi593pu + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档