- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第3章数字电路实验
第3章 数字电路实验实验3.1 组合逻辑电路
(1)掌握集成门电路的功能及使用方法。
(2)掌握组合逻辑电路的分析和设计方法。
(3)了解常用中、小规模集成组合逻辑电路的灵活运用。
2. 实验预习要求
根据图3.1.1所示逻辑电路,写出逻辑式,归纳出电路实现的逻辑功能。
根据实验内容(3)的要求,完成交通信号灯故障报警电路的设计,并画出逻辑图,写出输出端的逻辑表达式。
(3)在本实验各电路图中,标出各集成芯片的型号及引脚号码。
3. 实验仪器及器件
序号 名 称 型 号 数 量 1 电子技术实验箱DCL - I 1台 2 数字式万用表 UT51 1台 3 数字存储示波器TDS 1002 1台 本实验所用芯片脚见附录74LS00 二输入与非门74LS02 二输入或非门74LS04 反相器(非门)74LS11 三输入与门74LS20 四输入与非门74LS32 二输入或门74LS125 总线缓冲器(三态)74LS139 2-4线译码器
(1)与非门逻辑功能的测试
测试TTL与非门74LS00(任选1个门)的逻辑功能,将测量值填入表3.1.1中。
所有TTL组件的电源电压均为5V,由实验箱上的“+5V”电源提供。输入变量A、B的“0”、“1”电平由实验箱的“数据开关”提供(K1 ~ K10),开关拨向上时为高电平1,拨向下时为低电平0。与非门输出变量Y的 “电压值”用万用表直流电压档测量,输出变量Y的“逻辑”采用实验箱上方“电平指示”(发光二极管LED,L1 ~ L8)进行显示,灯亮表示高电平“1”,灯灭表示低电平“0”。
表3.1.1 输 入 变 量 输 出 变 量 Y A B 电压值 逻辑值 0 0 0 1 1 0 1 1 (2)组合逻辑电路的功能测试
( 按图3.1.1逻辑电路接线(非门采用74LS04,或非门采用74LS02)。
( 在不同输入信号的组合下,测试输出变量Y1、Y2、Y3的状态,填入表3.1.2中,并分析该电路实现的逻辑功能。
表3.1.2 输入变量 输 出 变 量 A B Y1 Y2 Y3 0 0 0 1 1 0 1 1
(3) 交通信号灯故障报警电路的设计
( 设计要求:当交通信号灯是故障状态时,故障报警电路发出报警信号。
交通信号灯为三盏:红灯(R)、黄灯(Y)、和绿灯(G),R、Y、G作为输入信号。输入“1”表示灯亮;“0”表示灯暗。正常工作时电路输出F为“0”;出现故障时F为“1”。
正常工作情况是:G亮、R暗、Y暗 —— 通行;
G亮、R暗、Y亮 —— 准备停车;
G暗、R亮、Y暗 —— 停车。
当R、G、Y亮、暗状态是其它组合情况时,为故障状态。
( 根据要求:a) 列逻辑真值表;b) 写出报警信号的表达式;c) 设计出逻辑电路图。
注意:逻辑电路设计应尽可能选用DCL - (型电子技术实验箱提供的器件。
(4)用集成组合逻辑部件构成数据总线
用中规模集成2-4线译码器(74LS139)及4总线缓冲器(三态)(74LS125)将四个外部设备的采样数据分时送入数据总线,数据总线构成的原理电路如图3.1.2所示。
设外部设备的数据有A、B、C、D 4路,分别取自实验箱上的“1Hz信号”、“单次脉冲”(由逻辑开关提供)、“高电平1”和“低电平0”(由数据开关2-4线译码器(74LS139)的输出端进行控制。将74LS125的四个输出端接在一起模拟数据总线Y,利用一个LED(发光二极管)显示总线Y的状态。
( 按图3.1.2连接电路,其中输入A1、A0的状态由实验箱下方的“数据开关”提供。
( 测试电路实现的逻辑功能,将测量结果填入表3.1.3中。
建议:在译码器74LS139的输出端,分别接四个LED显示其逻辑状态。
说明:三态缓冲器采用74LS125实现,缓冲器的功能为信号驱动和总线隔离。74LS125中有四个缓冲器,具有各自的使能控制端,低电平有效。当某一缓冲器被选通时,其输出端状态随输入端状态改变(YA = A),其余未被选通的缓冲器输出为高阻状态。
输 入 译 码 器 输 出 数 据 输 入 总线输出Y A1 A0 0 0 A 1Hz信号 0 1 B 单次脉冲 1 0 C 高电平1 1 1 D 低电平0 5. 实验总结要求
(1)根据实验结果说明三态缓冲器的输出端为何允许直接连在一起作为总线?
(2)如何判断所用的门电路芯片是否已损坏?
附录 BDCL电子技术实验箱
1. 概述
BDCL电子技术实验箱系统是开设数字电路模拟电路实验的装置实验箱提供了可供实验使用的电源中小规模集成电路电阻电容二极管数码管。还配有逻辑开关时钟正弦波信号
文档评论(0)