- 1、本文档共23页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电子课程设计报告
生理刺激反应时间测试仪
目录
第一章设计指标 ……………………………………………………31.1设计指标 ………………………………………………………………3第二章 系统概述 …………………………………………………42.1设计思想 ………………………………………………………………42.2可行性论证 ……………………………………………………………42.3各功能的组成 …………………………………………………………52.4总体工作过程 …………………………………………………………7
第三章 单元电路设计与分析 ……………………………………83.1分频器 …………………………………………………………………8
3.2随机信号模块 …………………………………………………………10
3.3逻辑控制电路 …………………………………………………………12
3.4测试计时器 ……………………………………………………………14
3.5动态显示模块 …………………………………………………………17第四章 电路的组构与调试 ……………………………………204.1 遇到的主要问题 …………………………………………………20.. 4.2 现象记录及原因分析 …………………………………………….214.3 解决措施及效果 …………………………………………………21第五章 结束语 …………………………………………………215.1 总结设计的收获与体会 ………………………………………….21 附图(电路图、电路总图) ………………………………………22
参考文献 ………………………………………………………23
第一章 设计指标
1.1 设计指标
(1)受试者可以按“刺激源选择”键选择刺激信号是光或声。
(2)当受试者按“测试开始”按键后,系统进入准备状态,“准备”灯亮,其他指示灯灭,显示器显示全零。
(3)测试仪在“准备”灯亮后的1~12 s 时间内随机发出光刺激信号(“测试”灯亮)或声刺激信号(蜂鸣器响),“准备”灯灭。
(4)当刺激信号发出后测试仪开始计时,直到受试者按下“反应”键停止计时时。计时单位为0.1 ms。
(5)以七段LED数码管显示时间测量值的高3位,最低位测量值进行四舍五入处理,显示值保持到新的测试开始。
(6)受试者的反应时间超过 999.5 ms,“溢出”灯亮指示,测试计数器立即停止计时,“测试”灯灭或蜂鸣器停,“溢出”灯持续发光直到下次测试开始。
(7)若受试者在刺激信号未发出前按“反应”键,“违例”指示灯亮,“准备”灯灭,并禁止刺激信号发出。
第二章 系统概述
2.1设计思想
分析设计要求可知,生理刺激反应时间测试仪的基本功能是随机产生刺激信号、计时显示以及对受试者的操作进行逻辑判断。
生理刺激反应测试仪的主要控制信号为开始信号start、准备信号ready、随机信号random、测试信号test、反应信号response、测试计数器溢出信号overflow 和违例信号weili。若选择一般的点触键为“测试开始”键和下降沿有效的点触键为“反应”键, 比如LP2900 开发装置上的SW3, PS2 键, 则start , response为相应按键产生1,0或者下降沿脉冲。 test, response, overflow , weili 设置为触发器产生的电平信号。
系统电路根据控制功能划分为刺激信号随机产生、测试计时、动态显示、逻辑控制、时基信号产生等5个模块。其中随机信号采用D触发器延迟1S、模12 的定时计数器及相应的控制逻辑产生, 测试计数器采用可预置、有使能控制的4 级8421BCD 码十进制加计数器实现。由于正常测试时间小于1 s, 所以时间计数值可以不经锁存直接显示。时基电路是产生定时、延时、计时电路以及显示扫描电路的时钟脉冲, 蜂鸣器的发声也需要音频脉冲控制。各脉冲可以根据所用FPGA 开发装置的基准时钟10MHz分频获得。
2.2可行性论证
首先可以将10MHZ的基准时钟通过计数器分成各个频率的时钟,延时1S的信号可以由D触发器组成,然后随机信号1~12秒可以通过构成12进制的计数器产生。逻辑控制模块可以通过与门,非门等等以及触发器构成,测试计时模块可以通过多块计数器级联而成,动态显示模块可以通过编写AHDL文件,根据测试计时模块测得的数据显示数字,最后分配引脚。
2.3各功能的组成
2.3.1分频器
在数字电路中,m进制计数器的状态循环周期为m个计数时钟周期,可实现对计数脉冲频率的m分频。n个m进制计数器可级连成进制计数器,实现对计数脉冲的倍分频。脉冲信号选择可以采用数据选择器或三态门,
文档评论(0)