微机原理与单片机应用2要点解析.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* 第2章 微机的基本组成电路 任何一个复杂的电路系统都可以分解为一些相对简单的电路,或者说复杂电路系统可以由多个简单电路搭建而成。构成复杂电路系统的简单电路称为该复杂电路系统的组成电路模块或电路部件。本章将对构成微型计算机电路系统的一些基本的、典型的电路模块的原理与功能作一简单介绍,主要包括算术逻辑单元、触发器、寄存器、存储器及总线结构等,同时给出数据在这些电路部件之间的流通过程以及“控制字”的概念。 2.1算术逻辑单元 算术逻辑单元(Arithmetic Logical Unit,简称ALU),用于实现算术与逻辑运算,包括加、减、乘、除等算术运算和与、或、非、异或、同或等逻辑运算。其符号表示如下: 其中,A、B为参与运算的两个输入数据,Control为控制信号,S为输出的运算结果。 第2章 微机的基本组成电路 2.2 触发器 触发器(Trigger)是构成寄存器和存储器的基本单元,是计算机的记忆细胞。 2.2.1 RS触发器 (1)电路结构:由两个交叉耦合的 “与非”或“或非”门组成,2 个输出分别为 Q和 /Q,两路输入分别为 R 和 S。如下图所示: (2)功能描述:当S=1且R=0时,Q=1,/Q=0,称为置位,在S变为0后,Q和/Q将保持不变。当S=0且R=1时,Q=0,/Q=1,称为复位,在R变为0后,Q和/Q将保持不变。当S=0且R=0时,保持原状态不变。当S=1且R=1时,状态不定。 (3)符号:见右图。 (4)带时标的RS触发器(同步RS触发器),电路图见教材P19图2-4。 s R s R Q /Q 此图中的CLK即为时标脉冲。它与置位信号脉冲S同时加到一个与门的两个输入端;而与复位信号脉冲同时加到另一个与门的两个输入端。这样,无论是置位还是复位,都必须在时标脉冲端为高电位时才能进行。 第2章 微机的基本组成电路 2.2.2 D触发器 (1)电路结构:见右图: (2)功能描述: 当D=1时,Q=1、/Q=0, D=0时,Q=0、/Q=1。 即Q=D 第2章 微机的基本组成电路 2.2.2 D触发器 CLK D Q Q PR CLR CLK D Q Q PR CLR CLK D Q Q PR CLR (3)改进:加上同步时钟信号CLK、边沿触发、加上预置和清除端。符号如下: 正边沿触发 负边沿触发 低电平预置和清除 2.2.3 JK触发器 (1)电路结构:见下图。 第2章 微机的基本组成电路 (2)功能描述:J K Q 动作 0 0 保持原状 自锁状态 0 1 0 复位 1 0 1 置位 1 1 原状态的反码 翻转 JK触发器的符号如下: CLK J Q Q PR CLR K 2.3 寄存器 寄存器(Register)是由触发器组成的一种存储装置。 特点:用于暂存数据。 不同于存储器,数量少,速度快。 分类:缓冲寄存器(Buffer Register):暂存数据。 移位寄存器(Shift Register):除存储功能外,还具有移位功能。 计数器(Counter):除存储功能外,还具有计数功能。 累加器(Accumulator):用于暂存ALU的计算结果。 2.3.1 缓冲寄存器 由边沿触发的D触发器组成。例如: 第2章 微机的基本组成电路 X0 Y0 D0 Q0 X1 Y1 D1 Q1 X2 Y2 D2 Q2 X3 Y3 D3 Q3 CLK CLR 2.3.1 缓冲寄存器 可控缓冲寄存器:每个D触发器增加一个装入控制门LOAD,见下图。 Y0 CLK CLR X0 D0 Q0 X1 D0 Q0 X2 D0 Q0 X3 D0 Q0 Y1 Y2 Y3 LOAD ≥1 ≥1 ≥1 ≥1 装入控制门 第2章 微机的基本组成电路 2.3.2 移位寄存器 (1)功能:将其所存储的数据进行移位操作。移位操作的类型: 逻辑左移 逻辑移位 逻辑右移 移位操作 循环左移 循环右移

文档评论(0)

挺进公司 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档