ch4组合逻辑电路(4.4-4.5)教案解析.pptVIP

  • 77
  • 0
  • 约 87页
  • 2016-04-25 发布于湖北
  • 举报
* 用两片74x85组成8位数值比较器(串联扩展方式)。 (2)集成数值比较器的位数扩展 输入: A=A7 A6A5A4A3 A2A1A0 B=B7B6B5B4B3 B2B1B0 输出: F B A F B A F B A = 高位片 输出 低位片 B3A3~B0A0 B7A7~B4A4 * 用4片74x85组成16位数值比较器(串联扩展方式)。 采用串联扩展方式数值比较器 低位片 高位片 输出 B3A3~B0A0 B7A7~B4A4 B11A11~B8A8 B15A15~B12A12 问题:如果每一片延迟时间为10ns,16位串行比较器延迟时间? * 用74HC85组成16位数值比较器的并联扩展方式。 B3A3~B0A0 B7A7~B4A4 B11A11~B8A8 B15A15~B12A12 输出 问题:如果每一片延迟时间为10ns,16位并行比较器延迟时间? * 4.4.5 算术运算电路 @在两个1位二进制数相加时,不考虑低位来的进位的相加 ---半加 @在两个二进制数相加时,考虑低位进位的相加 ---全加 加法器分为半加器和全加器两种。 半加器 全加器 1、半加器和全加器 两个二进制数相加: * (1) 1位半加器(Half Adder) 不考虑低位进位,将两个1位二进制数A、B相加的器件。 半加器的真值

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档