- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术基础实验 数字电路课程组 2011.10 哈尔滨工程大学 实验内容 1. 彩灯控制器(难度等级0.7、0.8) 用适当中小规模集成电路设计一个12路彩灯控制器 控制器在时钟信号的作用下依次点亮红、黄、绿三种颜色共计12个发光二极管 将设计下载到实验箱并进行硬件功能测试 要求 12路彩灯顺时针匀速依次点亮,每个彩灯点亮的持续时间为1s (难度等级0.7) 12路彩灯可以顺时针、逆时针两个方向依次点亮,转动速度手动或自动可调(难度等级0.8) 参见《数字电子技术实践教程》第189页 1. 扩展要求(自主选择) 增加转动速度、转动方向手动或自动可调功能 实验效果示例 彩灯电路 红黄绿信号线、及上下左右组选线、与各组彩灯实际位置关系的示意图: 当行为高电平,列为低电平时,电路对应的发光管 数字电路实验箱 表A.2 彩灯电路与EP2C5管脚连接对照表 行 EP2C5的I/O管脚 列 EP2C5的I/O管脚 RED 13 L1 34 YELLOW 15 L2 30 GREEN 33 L3 12 L4 14 仿真波形 实验效果示例 (1)k1k2=00时,12路彩灯顺时针匀速依次点亮,每个彩灯点亮 的持续时间为0.5s(1速度--快速) ; (2)k1k2=10时,12路彩灯逆时针匀速依次点亮,每个彩灯点亮 的持续时间为0.5s( 1速度--快速) ; 其中:k1-控制方向,k2-控制速度 仿真波形 实验效果示例 (3)k1k2=01时,12路彩灯顺时针匀速依次点亮,每个彩灯点亮 的持续时间为1s(2速度—慢速) ; (4)k1k2=11时,12路彩灯逆时针匀速依次点亮,每个彩灯点亮 的持续时间为1s(2速度--慢速) ; 其中:k1-控制方向,k2-控制速度 2. 累加器(难度等级0.9) 利用适当的中、小规模集成电路实现一个四位并行累加器的设计,要求具有异步清零控制和累加使能控制(高电平累加允许,低电平输出数据保持),并且输入的4位二进制数据为8421BCD码(即对多个任意一位十进制数进行累加求和),累加结果不超过99。累加器具有溢出(累加结果超过99)溢出报警功能。 完成对逻辑设计的仿真。 将设计下载并进行硬件测试。要求用6个按键开关分别作为4位输入数据、异步清零控制和累加使能控制,用两位LED数码管显示累加结果,用声响作为溢出报警。 实验内容 实验提示 累加器设计提示 输入的4位二进制数为8421BCD码 可以对多个任意十进制数进行累加求和 具有异步清零控制 具有累加使能控制,高电平允许累加、低电平输出数据保持 具有溢出报警功能(累加结果超过99报警) 累加结果都必须是8421BCD码才能用数码管正常显示 输出数据的十位计数时钟脉冲触发沿不能落后于个位寄存器触发沿到达 所需要的各种频率脉冲由50MHz主时钟分频得到 实验提示 累加模块设计提示(一位十进制累加器) 提示: 1.在累加器工作前,要将累加器清零;在累加使能允许的情况下,通过对累加脉冲的控制实现寄存器数据与输入数据相加,结果送入寄存器保存。多次重复这个过程,从而实现了多个数据的累加。累加器原理框图如图所示。(仿真电路框图) 提示: 仿真电路框图 仿真波形 其中:CP-累加脉冲输入;RD-异步清零输入;EN-使能输入,BCD-输入数据, QB、QA-累加结果十位和个位输出;LB-溢出报警输出。 提示: 2.利用2片4位二进制加法器74283、4位寄存器74194、十进制计 数器以及适当的门电路实现 。 3.根据下载要求和下载实验箱的结构,下载电路组成如图所示。 BM1~BM8拨码开关 其中(1):异步清零、使能控制和数据输入可由拨码开关控制 实验提示 表A. 3 拨码开关与EP2C5管脚连接对照表 拨码开关 BM1 BM2 BM3 BM4 BM5 BM6 BM7 BM8 EP2C5 I/O管脚 95 96 97 99 101 102 103 104 实验提示 其中(2):用单步脉冲按键来产生累加脉冲信号 单步脉冲 实验提示 单步脉冲电路 单步脉冲按键SW1~SW4可控制EP2C5Q208C8N芯片 单步脉冲按键每按一次,电路便产生一个负脉冲,但次脉冲信号没有经过消抖就与EP2C5Q208C8N芯片的I/O接口相连。 表A.4 单步脉冲按键与EP2C5管脚连接对照表 按键 EP2C5的I/O管脚 SW1 56 SW2 145 SW3 144 SW4 143 实验提示 实验箱上的单步脉冲是有抖动的,要想作为累加脉冲则必须经过消抖电路进行处理,以保证每按一次单脉冲按键只产生一个脉冲;而消抖电路可由触发器和计数器构成,其消抖的时间可根据需要自行合
文档评论(0)