CMOS模拟集成电路设计_ch9运算放大器2——筒套式、折叠式运放教案解析.pptVIP

CMOS模拟集成电路设计_ch9运算放大器2——筒套式、折叠式运放教案解析.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
折叠共源共栅放大器 Rout较小,因此折叠式的电压增益较小 folded cascode 折叠共源共栅差分对 折叠式的功耗更大 折叠共源共栅结构中折叠点对应的极点 电容增加,频率特性变差 折叠式共源共栅运算放大器 优点:输入、输出摆幅比筒套式大! 折叠共源共栅运放可以构成单位增益放大器,输入、输出摆幅比筒套式大,更适合现代低压工艺。 折叠共源共栅运放的主要优点 CMOS模拟集成电路设计 运 算 放 大 器(二) 典型的运放结构和种类 筒套式共源共栅运算放大器 折叠式共源共栅运算放大器 高增益运算放大器 轨对轨运算放大器 全差动运算放大器 筒套式共源共栅运算放大器 telescopic cascode 共源共栅运放的ICMR 保证所有晶体管均处于饱和区 输入下限: Vin,min=VCSS+VGS2 =Vdsat+Vth2+Vdsat2 输入上限: Vin,max=Vb-|VGS4|+Vth2 Vb越大,输入共模电平摆幅越大 单端输出共源共栅运放的输出范围 输出下限: Vout,min=Vb-Vth4 输出上限: Vout,max=VDD-|Vth7|-2Vdsat Vb越小,输出摆幅越大 输出摆幅的最大值为 VDD-|Vth7|-5Vdsat 双端输出共源共栅运放的输出范围 输出下限: Vout,min=Vb1-Vth4 输出上限: Vout,max=Vb2+Vth5 Vb2越大,输出摆幅越大 Vb1越小,输出摆幅越大 输出摆幅的最大值为 2(VDD-5Vdsat) 单位增益放大器 筒套式共源共栅运放的优缺点 优点: 高增益,较低功耗,较好的频率特性、噪声特性 缺点: 输入摆幅、输出摆幅小 不宜用做单位增益缓冲器 输出摆幅很小 宽摆幅的单端输出共源共栅运放 实际电路中,b结构(宽摆幅)被广泛采用 宽摆幅的单端输出共源共栅运放 输出摆幅的最大值为(VDD-5Vdsat) 筒套式共源共栅运算放大器的稳定性 因此筒套式共源共栅运算放大器 一般不需要相位补偿 为了解决摆幅小的缺点,可以级联一个共源放大器 三级共源共栅运算放大器 缺点:输出摆幅受到限制太大,所以一般不会采用三级以上的共源共栅结构 全差分共源共栅运放的设计(1) 全差分共源共栅运放的设计(2) 除去单端的摆幅1.5V,还剩1.5V可供晶体管分配: 选择多大的电流(功耗),主要出于速度方面的考虑) 全差分共源共栅运放的设计(3) 全差分共源共栅运放的设计(4) 电路对速度和噪声的要求使电流不能任意减小,因此增大增益的主要办法就是增加管子的尺寸。 由于PMOS的ro较小,所以主要增大P管的L,适当调整过饱和电压的分配即可达到要求 典型的运放结构和种类 筒套式共源共栅运算放大器 折叠式共源共栅运算放大器 高增益运算放大器 轨对轨运算放大器 全差动运算放大器

文档评论(0)

我是兰花草 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档