实验十 移位寄存器.docVIP

  • 82
  • 0
  • 约 8页
  • 2016-05-01 发布于湖北
  • 举报
实验 移位寄存器一、实验目的  1.掌握移位寄存器的工作原理及电路组成。2.测试双向移位寄存器的逻辑功能。掌握二进制码的串行并行转换技术、二进制码的传输和累加。二、实验原理 单向移位寄存器 移位寄存器是一种由触发器连接组成的同步时序电路。每个触发器的输出连到下一级触发器的控制输入端,在时钟的作用下,存贮在移位寄存器中的信息,逐位左移或右移。移位寄存器的清零方式有两种:一种是将所有触发器的清零端CLR’连在一起,置位端连在一起,当CLR=0,=1时,Q端为0,这种方式称为“异步清零”。另一种方法是在串行输入端输入“0”电平,接着从CK端送4个脉冲,则所有触发器也可清至零状态。这种方式称为“同步清零”。74LS164为集成的移位寄存器器件功能和外部引脚排列双向移位寄存器 74LS194为集成的四位双向移位寄存器,当清零端(CLR)为低电平时,输出端(QA、QB、QC、QD)均为低电平(零)。当工作方式控制端(S1、S0)均为高电平时,在时钟(CK)上升沿作用下,并行数据(A、B、C、D)被送入相应的输出端(QA、QB、QC、QD),此时串行数据被禁止;当S1为低电平,S0为高电平时,在时钟CK上升沿作用下进行右移操作,数据由R送入;当S1为高电平,S0低电平时,在时钟CK上升沿作用下进行左移操作,数据由L送入;当S0和S1为低电平时,时钟CK被禁止, 移位寄存器保持不变。三、实验仪器和

文档评论(0)

1亿VIP精品文档

相关文档