2014年PLD习题集(含参考答案)数字系统设计….docVIP

2014年PLD习题集(含参考答案)数字系统设计….doc

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第1章习题 1.1 名词解释 PROM CPLD FPGA ASIC JTAG边界扫描 FPGA/CPLD编程与配置 逻辑综合 PAL EDA GAL IP-CORE ISP ASIC RTL FPGA SOPC CPLD IP-CORE SOC和SOPC EDA/CAD 1.2 现代EDA技术的特点有哪些? 采用HDL描述、自顶向下、开放标准、具有完备设计库 1.3 什么是Top-down设计方式?(P4) 1.4 数字系统的实现方式有哪些?各有什么优缺点? 74LS系列/4000系列常规逻辑门设计:设计难度大、调试复杂 采用CPLD/FPGA等可编程器件来设计:用HDL描述、设计难度小、 调试仿真方便,开发费用低, 但单位成本较高,适合小批量应用 专用集成电路设计:设计掩模成本高,适合大批量应用 什么是IP复用技术?IP核对EDA技术的应用和发展有什么意义? (P5) IP可重复使用的一种功能设计,可节省设计时间、缩短开发周期, 避免重复劳动为大规模SOC设计提供开发基础、和开发平台。 1.6 用硬件描述语言设计数字电路有什么优势? 优势:可进行行为级、RTL级、门级多层面对电路进行描述、 可功能仿真时序分析,与工艺无关。 1.8 基于FPGA/CPLD的数字系统设计流程包括哪些步骤? (P8 图1.7) 1.9 什么是综合?常用的综合工具有哪些? HDL(RTL(门级(网表的描述转换过程 ALTERA:MAX-PLUSII,Quartus, Xilinx:ISE , Lattice: ispLERVER 1.10 功能仿真与时序仿真有什么区别? 功能仿真不考虑器件延时,而时序分析必须考虑在不同器件中的物理信号的延时 1.11 数字逻辑设计描述分哪几个层级,各有什么特点。 1.13 FPGA与CPLD在实现方式或内部结构上的主要区别 查表、与或阵列 1.14 VerilogHDL与计算机程序设计语言主要区别 (描述并行电路行为或结构、描述的串行指令流) 1.15 简述“逻辑综合”功能作用。 1.16 数字系统描述有哪些层级,各有什么特点,用硬件描述语言设计数字电路有什么优势? 第2章习题 2.1 从器件的或阵列编程结构角度看,PROM、PLA、PAL、GAL在结构上有什么区别? 2.2 说明PAL、GAL的输出单元有何特点,它怎样实现可编程组合电路和时序电路? PAL、GAL输出单元都有一个触发器, 实现组合逻辑时触发器被旁路掉, 实现时序单路是则从触发器输出信号。 2.3 简述基于乘积项的可编程逻辑器件的结构特点? PAL、GAL是乘积项可编程,或阵列固定的PLD器件, 送到或门的乘积项是固定的,大大简化了器件设计算法 2.4 基于查找表的可编程逻辑结构的原理是什么? P31 文字解释 2.5 基于乘积项和基于查找表的结构各有什么优缺点? 基于乘积项的适合用于设计一些逻辑型电路、电路规模较小 而基于查找表结构适合设计数据型电路,电路规模较大, 用于逻辑型电路设计会有延时不确定等问题。 2.6 CPLD和FPGA在结构上有什么明显的区别,各有什么特点? CPLD是基于乘积项可编程的,适合用于设计一些逻辑型电路、电路规模较小 FPGA是基于查表的,适合设计数据型大规模系统 2.7 FPGA器件中的存储器块有何作用? FPGA存储器用于存储每种逻辑输入对应的需要输出逻辑真值表。 2.8简要说明JTAG边界扫描概念及作用。 2.9 简述FPGA配置、CPLD编程概念及其异同点。 第3章习题 3-1 基于Quartus II软件,用D触发器设计一个2分频电路,并做波形仿真,在此基础上,设计一个4分频和8分频电路,做波形仿真。 3-2 基于Quartus II软件,用7490设计一个能计时(12小时)、计分(60分)和计秒(60秒)的简单数字钟电路。设计过程如下: (1)先用Quartus II的原理图输入方式,用7490连接成包含进位输出的模60的计数器,并进行仿真,如果功能正确,则将其生成一个部件; (2)将7490连接成模12的计数器,进行仿真,如果功能正确,也将其生成一个部件; (3)将以上两个部件连接成为简单的数字钟电路,能计时、计分和计秒,计满12小时后系统清0重新开始计时。 (4)在实现上述功能的基础上可以进一步增加其它功能,比如校时功能,能随意调整小时、分钟信号,增加整点报时功能等。 3-3 基于Quartus II软件,用74161设计一个模99的计数器,个位和十位都采用8421BCD码的编码方式设计,分别用置0和置1两种方法实现,完成原理图设计输入、编译、仿真和下载整个过程。 3-

文档评论(0)

创业文库 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档