阎石数字电子技术基础()山东大学解析.pptVIP

阎石数字电子技术基础()山东大学解析.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第六章 时序逻辑电路 * 6.1 概述 一、时序逻辑电路的特点 功能上: 任一时刻的输出不仅取决于该时刻的输入,还与电路原来的状态有关。 2. 电路结构上: ⑴ 时序逻辑电路通常包含组合电路和存储电路两部分, 存储电路(触发器)是必不可少的。 ⑵ 存储电路的输出状态必须反馈到组合电路的输入端, 与输入信号一起,共同决定组合逻辑电路的输出。 例:串行加法器 串行加法器指将两个多位数相加时,采取从低位到高位逐位相加的方式完成相加运算。 需具备两个功能: 将两个加数和来自低位的进位相加, 记忆本位相加后的进位结果。 全加器执行三个数的相加运算, 存储电路记下每次相加后的进位结果。 串行加法器电路 二、时序电路的一般结构形式与功能描述方法 外部输入 电路输出 存储电路输出 存储电路输入 时序逻辑电路的结构框图 可以用三个方程组来描述: 输出方程 驱动方程(激励方程) 状态方程 三、时序电路的分类 1. 根据储存电路中触发器的动作特点不同分为: 同步时序电路和异步时序电路。 在同步时序电路中,所有触发器状态的变化都是在同一时钟信号操作下同时发生的。 在异步时序电路中,触发器状态的变化不是同时发生的。 2. 根据输出信号的特点分为: 米利(Mealy)型和穆尔(Moore)型。 在米利型电路中,输出信号不仅取决于存储电路的状态,而且还取决于输入变量。 在穆尔型电路中,输出信号仅仅取决于存储电路的状态。 6.2 时序电路的分析方法 分析一个时序电路,就是要找出给定电路的逻辑功能。具体地说,就是要求找出在输入变量和时钟信号作用下电路的状态和输出状态的变化规律。 6.2.1 同步时序电路的分析方法 一般步骤: ①从给定电路写出存储电路中每个触发器的驱动方程。 ②将驱动方程代入触发器的特性方程,得到状态方程。 ③从给定电路写出输出方程。 ④由状态转移方程和输出方程列出状态转换表、状态转换图(状态转移图)。 ⑤画出工作波形(时序图)。 ⑥说明逻辑功能。 [例] 分析图示时序电路的逻辑功能,写出它的驱动方程、状态方程和输出方程。FF1、FF2和FF3是主从结构的TTL触发器,下降沿动作,输入悬空时和逻辑1状态等效。 4.由状态转移方程和输出方程列出状态转换表、状态转移图 转移方程 输出方程001100110001110010101000电路的状态转换表 0123456701 0000111010 0011001010 0101010010 0000001010 CLK的顺序 电路状态转换表的另一种形式 一个无效状态111,其余七个为有效状态。 根据电路的状态转换表可获得状态转换图 0123456701 0000111010 0011001010 0101010010 0000001010 CLK的顺序 电路状态转换表的另一种形式 电路能自启动 5.画出工作波形(时序图) 0123456701 0000111010 0011001010 0101010010 0000001010 CLK的顺序 电路状态转换表的另一种形式 注意:主从触发器下降沿触发 6. 电路逻辑功能:七进制加法计数器。 [例] 分析下图时序逻辑电路的逻辑功能。 (1)驱动方程 (2)状态方程 (3)输出方程001101100110110000011000 电路的状态转换表 4.由状态转移方程和输出方程列出状态转换表、状态转移图 转移方程 输出方程 00 01/0 11/1 0 1 01 10/0 00/0 11 00/1 10/0 10 11/0 01/0 电路状态转换表的另一种形式001101100110110000011000 电路的状态转换表 根据电路的状态转换表可获得状态转换图 5.画出工作波形(时序图)001101100110110000011000 电路的状态转换表 注意:图中触发器上升沿触发 6. 电路逻辑功能: A=0时是加法计数器。 A=1时是减法计数器。 *6.2.3 异步时序逻辑电路的分析方法 每次状态转换时,并不是所有的触发器都有时钟信号,只有那些有时钟信号的触发器才需用特征方程去计算次态,没有时钟信号的状态不变。 [例] 已知异步时序电路的逻辑图如图所示,试分析它的逻辑

文档评论(0)

宝贝计划 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档