- 5
- 0
- 约 25页
- 2016-05-12 发布于湖北
- 举报
电工电子综合实验II——数字计时器
学号:
姓名:
专业:通信工程
学院:电光学院
时间:2014年9月电工电子综合实验II
——数字计时器的设计
I、设计要求
实验目的:
掌握常见集成电路实现单元电路的设计过程。
了解各单元再次组合新单元的方法。
实验要求:
实现00’00”—59’59”的可整点报时的数字计时器。
实验内容:
设计实现信号源的单元电路。
()
设计实现00’00”—59’59”计时器单元电路。
设计实现快速校分单元电路。含防抖动电路(开关k1,频率F2,校分时秒计时器停止)。
加入任意时刻复位单元电路(开关K2)。
设计实现整点报时单元电路(产生59’53”,59’55”,59’57”,三低音频率F3,59’59”一高音频率F4)。
实验器材:
集成电路:
NE555 一片 (多谐振荡)
CD4040 一片 (分频)
CD4518 两片 (8421BCD码十进制计数器)
CD4511 四片 (译码)
74LS00 三片 (与非)
74LS20 一片 (4输入与非)
74LS21 三片 (4输入与门)
74LS74 一片 (D触发)
电阻:
1KΩ 一只
3KΩ 一只
150Ω 四只
电容:
0.047uf 一只
共阴极双字屏两块。
数字计时器逻辑框图:
II、各元
原创力文档

文档评论(0)